-> mapping to an 1/x like behaviour
[my-code/atmel.git] / include / tn15def.inc
1 ;    Last change:  TF    8 Sep 99    8:18 pm\r
2 ;***************************************************************************\r
3 ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y\r
4 ;*\r
5 ;* Number            : AVR000\r
6 ;* File Name         : "T15def.inc"\r
7 ;* Title             : Register/Bit Definitions for the ATtiny15\r
8 ;* Date              : 1999.09.08\r
9 ;* Version           : 1.00\r
10 ;* Support telephone : +47 72 88 43 88 (ATMEL Norway)\r
11 ;* Support fax       : +47 72 88 43 99 (ATMEL Norway)\r
12 ;* Support E-Mail    : avr@atmel.com\r
13 ;* Target MCU        : ATtiny15\r
14 ;*\r
15 ;* DESCRIPTION\r
16 ;* When including this file in the assembly program file, all I/O register\r
17 ;* names and I/O register bit names appearing in the data book can be used.\r
18 ;*\r
19 ;* The Register names are represented by their hexadecimal addresses.\r
20 ;*\r
21 ;* The Register Bit names are represented by their bit number (0-7).\r
22 ;*\r
23 ;* Please observe the difference in using the bit names with instructions\r
24 ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc"\r
25 ;* (skip if bit in register set/cleared). The following example illustrates\r
26 ;* this:\r
27 ;*\r
28 ;* in    r16,PORTB       ;read PORTB latch\r
29 ;* sbr    r16,(1<<PB6)+(1<<PB5)    ;set PB6 and PB5 (use masks, not bit#)\r
30 ;* out  PORTB,r16        ;output to PORTB\r
31 ;*\r
32 ;* in      r16,TIFR      ;read the Timer Interrupt Flag Register\r
33 ;* sbrc    r16,TOV0      ;test the overflow flag (use bit#)\r
34 ;* rjmp    TOV0_is_set   ;jump if set\r
35 ;* ...                   ;otherwise do something else\r
36 ;***************************************************************************\r
37 \r
38 ;***** Specify Device\r
39 .device ATtiny15\r
40 \r
41 ;***** I/O Register Definitions\r
42 .equ    SREG    =$3F\r
43 .equ    SPL     =$3D ; ICE only !!!!!!\r
44 .equ    GIMSK   =$3B\r
45 .equ    GIFR    =$3A\r
46 .equ    TIMSK   =$39\r
47 .equ    TIFR    =$38\r
48 .equ    MCUCR   =$35\r
49 .equ    MCUSR   =$34\r
50 .equ    TCCR0   =$33\r
51 .equ    TCNT0   =$32\r
52 .equ    OSCCAL  =$31\r
53 .equ    TCCR1   =$30\r
54 .equ    TCNT1   =$2F\r
55 .equ    OCR1A   =$2E\r
56 .equ    OCR1B   =$2D\r
57 .equ    SFIOR   =$2C\r
58 .equ    WDTCR   =$21\r
59 .equ    EEAR    =$1E\r
60 .equ    EEDR    =$1D\r
61 .equ    EECR    =$1C\r
62 .equ    PORTB   =$18\r
63 .equ    DDRB    =$17\r
64 .equ    PINB    =$16\r
65 .equ    ACSR    =$08\r
66 .equ    ADMUX   =$07\r
67 .equ    ADCSR   =$06\r
68 .equ    ADCH    =$05\r
69 .equ    ADCL    =$04\r
70 \r
71 \r
72 ;***** Bit Definitions\r
73 \r
74 ; GIMSK\r
75 .equ    INT0    =6\r
76 .equ    PCIE    =5\r
77 \r
78 ; GIFR\r
79 .equ    INTF0   =6\r
80 .equ    PCIF    =5\r
81 \r
82 ; TIMSK\r
83 .equ    OCIE1   =6\r
84 .equ    TOIE1   =2\r
85 .equ    TOIE0   =1\r
86 \r
87 ; TIFR\r
88 .equ    OCF1    =6\r
89 .equ    TOV1    =2\r
90 .equ    TOV0    =1\r
91 \r
92 ; MCUCR\r
93 \r
94 .equ    PUD     =6\r
95 .equ    SE      =5\r
96 .equ    SM      =4\r
97 .equ    SM1     =4\r
98 .equ    SM0     =3\r
99 .equ    ISC01   =1\r
100 .equ    ISC00   =0\r
101 \r
102 ; MCUSR\r
103 .equ    WDRF    =3\r
104 .equ    BORF    =2\r
105 .equ    EXTRF   =1\r
106 .equ    PORF    =0\r
107 \r
108 ; TCCR0\r
109 .equ    CS02    =2\r
110 .equ    CS01    =1\r
111 .equ    CS00    =0\r
112 \r
113 ; TCCR1\r
114 .equ    CTC1    =7\r
115 .equ    PWM1    =6\r
116 .equ    COM1A1  =5\r
117 .equ    COM1A0  =4\r
118 .equ    CS13    =3\r
119 .equ    CS12    =2\r
120 .equ    CS11    =1\r
121 .equ    CS10    =0\r
122 \r
123 ; WDTCR\r
124 .equ    WDTOE   =4\r
125 .equ    WDE     =3\r
126 .equ    WDP2    =2\r
127 .equ    WDP1    =1\r
128 .equ    WDP0    =0\r
129 \r
130 ; EECR\r
131 .equ    EERIE   =3\r
132 .equ    EEMWE   =2\r
133 .equ    EEWE    =1\r
134 .equ    EERE    =0\r
135 \r
136 ; PORTB\r
137 .equ    PB4     =4\r
138 .equ    PB3     =3\r
139 .equ    PB2     =2\r
140 .equ    PB1     =1\r
141 .equ    PB0     =0\r
142 \r
143 ; DDRB\r
144 .equ    DDB5    =5\r
145 .equ    DDB4    =4\r
146 .equ    DDB3    =3\r
147 .equ    DDB2    =2\r
148 .equ    DDB1    =1\r
149 .equ    DDB0    =0\r
150 \r
151 ; PINB\r
152 .equ    PINB5   =5\r
153 .equ    PINB4   =4\r
154 .equ    PINB3   =3\r
155 .equ    PINB2   =2\r
156 .equ    PINB1   =1\r
157 .equ    PINB0   =0\r
158 \r
159 ; ACSR\r
160 .equ    ACD     =7\r
161 .equ    AINBG6  =6\r
162 .equ    ACO     =5\r
163 .equ    ACI     =4\r
164 .equ    ACIE    =3\r
165 .equ    ACIS1   =1\r
166 .equ    ACIS0   =0\r
167 \r
168 ; ADMUX\r
169 .equ    REFS1   =7\r
170 .equ    REFS0   =6\r
171 .equ    ADLAR   =5\r
172 .equ    MUX2    =2\r
173 .equ    MUX1    =1\r
174 .equ    MUX0    =0\r
175 \r
176 ;ADCSR\r
177 .equ    ADEN    =7\r
178 .equ    ADSC    =6\r
179 .equ    ADFR    =5\r
180 .equ    ADIF    =4\r
181 .equ    ADIE    =3\r
182 .equ    ADPS2   =2\r
183 .equ    ADPS1   =1\r
184 .equ    ADPS0   =0\r
185 \r
186 ;SFIOR\r
187 .equ    FOC1A   =2\r
188 .equ    PSR1    =1\r
189 .equ    PSR0    =0\r
190 \r
191 .equ    RAMEND  =0       ; Last On-Chip SRAM Location\r
192 .equ    XRAMEND =0       ; Last External RAM Location\r
193 .equ    E2END   =3F      ; Last EEPROM Location\r
194 .equ    FLASHEND=1FF     ; Last FLASH Location\r
195 \r
196 .equ    INT0addr=$001    ; External Interrupt0 Vector Address\r
197 .equ    PCaddr  =$002    ; Pin Change Interrupt Vector Address\r
198 .equ    T1CPaddr=$003    ; Timer1 Compare Interrupt Vector Address\r
199 .equ    T1OVaddr=$004    ; Timer1 Overflow Interrupt Vector Address\r
200 .equ    T0OVaddr=$005    ; Timer0 Overflow Interrupt Vector Address\r
201 .equ    ERDYaddr=$006    ; EEPROM Ready Interrupt Vector Address\r
202 .equ    ACaddr  =$007    ; Analog Comparator Interrupt Vector Address\r
203 .equ    ADCaddr =$008    ; AD Converter Interrupt Vector Address\r
204 \r
205 .def    ZL      =r30\r
206 .def    ZH      =r31\r
207 \r