-> mapping to an 1/x like behaviour
[my-code/atmel.git] / include / m8515def.inc
1 ;***************************************************************************\r
2 ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y\r
3 ;* \r
4 ;* Number                               :AVR000\r
5 ;* File Name                    :"m8515def.inc"\r
6 ;* Title                                :Register/Bit Definitions for the ATmega8515\r
7 ;* Date                 :April 16th, 2002\r
8 ;* Version              :1.00\r
9 ;* Support telephone    :+47 72 88 87 20 (ATMEL Norway)\r
10 ;* Support fax                  :+47 72 88 87 18 (ATMEL Norway)\r
11 ;* Support E-mail               :support@atmel.no\r
12 ;* Target MCU                   :ATmega8515\r
13 ;*\r
14 ;* DESCRIPTION\r
15 ;* When including this file in the assembly program file, all I/O register      \r
16 ;* names and I/O register bit names appearing in the data book can be used.\r
17 ;* In addition, the six registers forming the three data pointers X, Y and\r
18 ;* Z have been assigned names XL - ZH. Highest RAM address for Internal \r
19 ;* SRAM is also defined \r
20 ;*\r
21 ;* The Register names are represented by their hexadecimal address.\r
22 ;* \r
23 ;* The Register Bit names are represented by their bit number (0-7).\r
24 ;* \r
25 ;* Please observe the difference in using the bit names with instructions\r
26 ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc" \r
27 ;* (skip if bit in register set/cleared). The following example illustrates\r
28 ;* this:\r
29 ;* \r
30 ;* in   r16,PORTB                               ;read PORTB latch\r
31 ;* sbr  r16,(1<<PB6)+(1<<PB5)   ;set PB6 and PB5 (use masks, not bit#)\r
32 ;* out  PORTB,r16                               ;output to PORTB\r
33 ;*\r
34 ;* in   r16,TIFR                                ;read the Timer Interrupt Flag Register\r
35 ;* sbrc r16,TOV0                                ;test the overflow flag (use bit#)\r
36 ;* rjmp TOV0_is_set                             ;jump if set\r
37 ;* ...                                                  ;otherwise do something else\r
38 ;***************************************************************************\r
39 \r
40 ;***** Specify Device\r
41 .device ATmega8515\r
42 \r
43 ;***** I/O Register Definitions\r
44 .equ    SREG    =$3f\r
45 .equ    SPH             =$3e\r
46 .equ    SPL             =$3d\r
47 .equ    GIMSK   =$3b\r
48 .equ    GICR    =$3b\r
49 .equ    GIFR    =$3a\r
50 .equ    TIMSK   =$39\r
51 .equ    TIFR    =$38\r
52 .equ    SPMCR   =$37\r
53 .equ    EMCUCR  =$36\r
54 .equ    MCUCR   =$35\r
55 .equ    MCUSR   =$34            ; For compatibility, \r
56 .equ    MCUCSR  =$34            ; keep both names until further \r
57 .equ    TCCR0   =$33\r
58 .equ    TCNT0   =$32\r
59 .equ    OCR0    =$31\r
60 .equ    SFIOR   =$30    \r
61 .equ    TCCR1A  =$2f\r
62 .equ    TCCR1B  =$2e\r
63 .equ    TCNT1H  =$2d\r
64 .equ    TCNT1L  =$2c\r
65 .equ    OCR1AH  =$2b\r
66 .equ    OCR1AL  =$2a\r
67 .equ    OCR1BH  =$29\r
68 .equ    OCR1BL  =$28\r
69 .equ    ICR1H   =$25\r
70 .equ    ICR1L   =$24\r
71 .equ    WDTCR   =$21\r
72 .equ    UCSRC   =$20            ; Note! UCSRC equals UBRRH\r
73 .equ    UBRRH   =$20            ; Note! UCSRC equals UBRRH              \r
74 .equ    EEARH   =$1f\r
75 .equ    EEARL   =$1e\r
76 .equ    EEDR    =$1d\r
77 .equ    EECR    =$1c\r
78 .equ    PORTA   =$1b\r
79 .equ    DDRA    =$1a\r
80 .equ    PINA    =$19\r
81 .equ    PORTB   =$18\r
82 .equ    DDRB    =$17\r
83 .equ    PINB    =$16\r
84 .equ    PORTC   =$15\r
85 .equ    DDRC    =$14\r
86 .equ    PINC    =$13\r
87 .equ    PORTD   =$12\r
88 .equ    DDRD    =$11\r
89 .equ    PIND    =$10\r
90 .equ    SPDR    =$0f\r
91 .equ    SPSR    =$0e\r
92 .equ    SPCR    =$0d\r
93 .equ    UDR             =$0c\r
94 .equ    UCSRA   =$0b\r
95 .equ    UCSRB   =$0a\r
96 .equ    UBRR    =$09            ; for AT90S8515\r
97 .equ    UBRRL   =$09\r
98 .equ    ACSR    =$08\r
99 .equ    PORTE   =$07\r
100 .equ    DDRE    =$06\r
101 .equ    PINE    =$05\r
102 .equ    OSCCAL  =$04            ; New\r
103 \r
104 ;***** Bit Definitions\r
105 ;GIMSK\r
106 .equ    INT1    =7\r
107 .equ    INT0    =6\r
108 .equ    INT2    =5\r
109 .equ    IVSEL   =1              ; interrupt vector select\r
110 .equ    IVCE    =0              ; interrupt vector change enable\r
111                 \r
112 \r
113 ;GIFR\r
114 .equ    INTF1   =7\r
115 .equ    INTF0   =6\r
116 .equ    INTF2   =5\r
117 \r
118 ;TIMSK\r
119 .equ    TOIE1   =7\r
120 .equ    OCIE1A  =6\r
121 .equ    OCIE1B  =5\r
122 .equ    TICIE1  =3\r
123 .equ    TOIE0   =1\r
124 .equ    OCIE0   =0\r
125 \r
126 ;TIFR\r
127 .equ    TOV1    =7\r
128 .equ    OCF1A   =6\r
129 .equ    OCF1B   =5\r
130 .equ    ICF1    =3\r
131 .equ    TOV0    =1\r
132 .equ    OCF0    =0\r
133 \r
134 ;SPMCR\r
135 .equ    SPMIE   =7\r
136 .equ    RWWSB   =6\r
137 .equ    ASB             =6              ; old\r
138 .equ    RWWSRE  =4\r
139 .equ    ASRE    =4              ; old\r
140 .equ    BLBSET  =3\r
141 .equ    PGWRT   =2\r
142 .equ    PGERS   =1\r
143 .equ    SPMEN   =0\r
144 \r
145 ;EMCUCR\r
146 .equ    SM0     =7\r
147 .equ    SRL2    =6\r
148 .equ    SRL1    =5\r
149 .equ    SRL0    =4\r
150 .equ    SRW01   =3\r
151 .equ    SRW00   =2\r
152 .equ    SRW11   =1\r
153 .equ    ISC2    =0\r
154 \r
155 ;MCUCR\r
156 .equ    SRE     =7\r
157 .equ    SRW     =6\r
158 .equ    SRW10   =6      \r
159 .equ    SE      =5\r
160 .equ    SM      =4\r
161 .equ    SM1     =4      \r
162 .equ    ISC11   =3\r
163 .equ    ISC10   =2\r
164 .equ    ISC01   =1\r
165 .equ    ISC00   =0\r
166 \r
167 ;MCUSR\r
168 .equ    SM2     =5      \r
169 .equ    WDRF    =3\r
170 .equ    BORF    =2\r
171 .equ    EXTRF   =1\r
172 .equ    PORF    =0\r
173         \r
174 ;TCCR0\r
175 .equ    FOC0    =7\r
176 .equ    WGM00   =6\r
177 .equ    COM01   =5\r
178 .equ    COM00   =4\r
179 .equ    WGM01   =3\r
180 .equ    CS02    =2\r
181 .equ    CS01    =1\r
182 .equ    CS00    =0\r
183 \r
184 ;TCCR1A\r
185 .equ    COM1A1  = 7\r
186 .equ    COM1A0  = 6\r
187 .equ    COM1B1  = 5\r
188 .equ    COM1B0  = 4\r
189 .equ    FOC1A   = 3\r
190 .equ    FOC1B   = 2\r
191 .equ    PWM11   = 1             ; OBSOLETE! Use WGM11\r
192 .equ    PWM10   = 0             ; OBSOLETE! Use WGM10\r
193 .equ    WGM11   = 1\r
194 .equ    WGM10   = 0\r
195 \r
196 ;TCCR1B\r
197 .equ    ICNC1   = 7\r
198 .equ    ICES1   = 6\r
199 .equ    CTC11   = 4             ; OBSOLETE! Use WGM13\r
200 .equ    CTC10   = 3             ; OBSOLETE! Use WGM12\r
201 .equ    WGM13   = 4\r
202 .equ    WGM12   = 3\r
203 .equ    CS12    = 2\r
204 .equ    CS11    = 1\r
205 .equ    CS10    = 0\r
206 \r
207 \r
208 ;SFIOR\r
209 .equ    TSM     =7\r
210 .equ    XMBK    =6\r
211 .equ    XMM2    =5\r
212 .equ    XMM1    =4\r
213 .equ    XMM0    =3              \r
214 .equ    PUD     =2\r
215 .equ    PSR10   =0\r
216 \r
217 ;WDTCR\r
218 .equ    WDTOE   =4\r
219 .equ    WDCE    =4\r
220 .equ    WDE     =3\r
221 .equ    WDP2    =2\r
222 .equ    WDP1    =1\r
223 .equ    WDP0    =0\r
224 \r
225 ;EECR\r
226 .equ    EERIE   =3\r
227 .equ    EEWEE   =2\r
228 .equ    EEMWE   =2\r
229 .equ    EEWE    =1\r
230 .equ    EERE    =0\r
231 \r
232 ;PORTA\r
233 .equ    PA7     =7\r
234 .equ    PA6     =6\r
235 .equ    PA5     =5\r
236 .equ    PA4     =4\r
237 .equ    PA3     =3\r
238 .equ    PA2     =2\r
239 .equ    PA1     =1\r
240 .equ    PA0     =0\r
241 \r
242 ;DDRA\r
243 .equ    DDA7    =7\r
244 .equ    DDA6    =6\r
245 .equ    DDA5    =5\r
246 .equ    DDA4    =4\r
247 .equ    DDA3    =3\r
248 .equ    DDA2    =2\r
249 .equ    DDA1    =1\r
250 .equ    DDA0    =0\r
251 \r
252 ;PINA\r
253 .equ    PINA7   =7\r
254 .equ    PINA6   =6\r
255 .equ    PINA5   =5\r
256 .equ    PINA4   =4\r
257 .equ    PINA3   =3\r
258 .equ    PINA2   =2\r
259 .equ    PINA1   =1\r
260 .equ    PINA0   =0\r
261 \r
262 ;PORTB\r
263 .equ    PB7     =7\r
264 .equ    PB6     =6\r
265 .equ    PB5     =5\r
266 .equ    PB4     =4\r
267 .equ    PB3     =3\r
268 .equ    PB2     =2\r
269 .equ    PB1     =1\r
270 .equ    PB0     =0\r
271 \r
272 ;DDRB\r
273 .equ    DDB7    =7\r
274 .equ    DDB6    =6\r
275 .equ    DDB5    =5\r
276 .equ    DDB4    =4\r
277 .equ    DDB3    =3\r
278 .equ    DDB2    =2\r
279 .equ    DDB1    =1\r
280 .equ    DDB0    =0\r
281 \r
282 ;PINB\r
283 .equ    PINB7   =7\r
284 .equ    PINB6   =6\r
285 .equ    PINB5   =5\r
286 .equ    PINB4   =4\r
287 .equ    PINB3   =3\r
288 .equ    PINB2   =2\r
289 .equ    PINB1   =1\r
290 .equ    PINB0   =0\r
291 \r
292 ;PORTC\r
293 .equ    PC7     =7\r
294 .equ    PC6     =6\r
295 .equ    PC5     =5\r
296 .equ    PC4     =4\r
297 .equ    PC3     =3\r
298 .equ    PC2     =2\r
299 .equ    PC1     =1\r
300 .equ    PC0     =0\r
301 \r
302 ;DDRC\r
303 .equ    DDC7    =7\r
304 .equ    DDC6    =6\r
305 .equ    DDC5    =5\r
306 .equ    DDC4    =4\r
307 .equ    DDC3    =3\r
308 .equ    DDC2    =2\r
309 .equ    DDC1    =1\r
310 .equ    DDC0    =0\r
311 \r
312 ;PINC\r
313 .equ    PINC7   =7\r
314 .equ    PINC6   =6\r
315 .equ    PINC5   =5\r
316 .equ    PINC4   =4\r
317 .equ    PINC3   =3\r
318 .equ    PINC2   =2\r
319 .equ    PINC1   =1\r
320 .equ    PINC0   =0\r
321 \r
322 ;PORTD\r
323 .equ    PD7     =7\r
324 .equ    PD6     =6\r
325 .equ    PD5     =5\r
326 .equ    PD4     =4\r
327 .equ    PD3     =3\r
328 .equ    PD2     =2\r
329 .equ    PD1     =1\r
330 .equ    PD0     =0\r
331 \r
332 ;DDRD\r
333 .equ    DDD7    =7\r
334 .equ    DDD6    =6\r
335 .equ    DDD5    =5\r
336 .equ    DDD4    =4\r
337 .equ    DDD3    =3\r
338 .equ    DDD2    =2\r
339 .equ    DDD1    =1\r
340 .equ    DDD0    =0\r
341 \r
342 ;PIND\r
343 .equ    PIND7   =7\r
344 .equ    PIND6   =6\r
345 .equ    PIND5   =5\r
346 .equ    PIND4   =4\r
347 .equ    PIND3   =3\r
348 .equ    PIND2   =2\r
349 .equ    PIND1   =1\r
350 .equ    PIND0   =0\r
351 \r
352 ;PORTE\r
353 .equ    PE2     =2\r
354 .equ    PE1     =1\r
355 .equ    PE0     =0\r
356 \r
357 ;DDRE\r
358 .equ    DDE2    =2\r
359 .equ    DDE1    =1\r
360 .equ    DDE0    =0\r
361 \r
362 ;PINE\r
363 .equ    PINE2   =2\r
364 .equ    PINE1   =1\r
365 .equ    PINE0   =0\r
366         \r
367 ;UCSRA\r
368 .equ    RXC     =7\r
369 .equ    TXC     =6\r
370 .equ    UDRE    =5\r
371 .equ    FE      =4\r
372 .equ    OR      =3              ; old name kept for compatibilty\r
373 .equ    DOR     =3\r
374 .equ    PE      =2\r
375 .equ    UPE     =2\r
376 .equ    U2X     =1\r
377 .equ    MPCM    =0\r
378 \r
379 ;UCSRB\r
380 .equ    RXCIE   =7\r
381 .equ    TXCIE   =6\r
382 .equ    UDRIE   =5\r
383 .equ    RXEN    =4\r
384 .equ    TXEN    =3\r
385 .equ    CHR9    =2              ; old name kept for compatibilty\r
386 .equ    UCSZ2   =2\r
387 .equ    RXB8    =1\r
388 .equ    TXB8    =0\r
389 \r
390 ;UCSRC\r
391 .equ    URSEL   =7\r
392 .equ    UMSEL   =6\r
393 .equ    UPM1    =5\r
394 .equ    UPM0    =4\r
395 .equ    USBS    =3\r
396 .equ    UCSZ1   =2\r
397 .equ    UCSZ0   =1\r
398 .equ    UCPOL   =0\r
399         \r
400 ;SPCR\r
401 .equ    SPIE    =7\r
402 .equ    SPE     =6\r
403 .equ    DORD    =5\r
404 .equ    MSTR    =4\r
405 .equ    CPOL    =3\r
406 .equ    CPHA    =2\r
407 .equ    SPR1    =1\r
408 .equ    SPR0    =0\r
409 \r
410 ;SPSR\r
411 .equ    SPIF    =7\r
412 .equ    WCOL    =6\r
413 .equ    SPI2X   =0\r
414 \r
415 ;ACSR\r
416 .equ    ACD     =7\r
417 .equ    AINBG   =6\r
418 .equ    ACBG    =6\r
419 .equ    ACO     =5\r
420 .equ    ACI     =4\r
421 .equ    ACIE    =3\r
422 .equ    ACIC    =2\r
423 .equ    ACIS1   =1\r
424 .equ    ACIS0   =0\r
425 \r
426 .def    XL      =r26\r
427 .def    XH      =r27\r
428 .def    YL      =r28\r
429 .def    YH      =r29\r
430 .def    ZL      =r30\r
431 .def    ZH      =r31\r
432 \r
433 .equ    RAMEND =$25F\r
434 .equ    EEPROMEND = $1FF\r
435 .equ    FLASHEND = $FFF\r
436         \r
437                         ;  byte groups\r
438                         ;  /\/--\/--\/--\ \r
439 .equ    SMALLBOOTSTART  =0b00111110000000  ;($0F80) smallest boot block is 128W\r
440 .equ    SECONDBOOTSTART =0b00111100000000  ;($0F00) 2'nd boot block size is 256W\r
441 .equ    THIRDBOOTSTART  =0b00111000000000  ;($0E00) third boot block size is 512W\r
442 .equ    LARGEBOOTSTART  =0b00110000000000  ;($0C00) largest boot block is 1KW\r
443 .equ    BOOTSTART       =THIRDBOOTSTART  ;OBSOLETE!!! kept for compatibility\r
444 .equ    PAGESIZE        =32     ;number of WORDS in a page\r
445 \r
446         \r
447 .equ    INT0addr=$001   ;External Interrupt0 Vector Address\r
448 .equ    INT1addr=$002   ;External Interrupt1 Vector Address\r
449 .equ    ICP1addr=$003   ;Input Capture1 Interrupt Vector Address\r
450 .equ    OC1Aaddr=$004   ;Output Compare1A Interrupt Vector Address\r
451 .equ    OC1Baddr=$005   ;Output Compare1B Interrupt Vector Address\r
452 .equ    OVF1addr=$006   ;Overflow1 Interrupt Vector Address\r
453 .equ    OVF0addr=$007   ;Overflow0 Interrupt Vector Address\r
454 .equ    SPIaddr =$008   ;SPI Interrupt Vector Address\r
455 .equ    URXCaddr=$009   ;UART Receive Complete Interrupt Vector Address\r
456 .equ    UDREaddr=$00a   ;UART Data Register Empty Interrupt Vector Address\r
457 .equ    UTXCaddr=$00b   ;UART Transmit Complete Interrupt Vector Address\r
458 .equ    ACIaddr =$00c   ;Analog Comparator Interrupt Vector Address\r
459 \r
460 .equ    INT2addr=$00d   ;External Interrupt2 Vector Address\r
461 .equ    OC0addr= $00e   ;Output Compare0 Interrupt Vector Address\r
462 .equ    ERDYaddr=$00f   ; EEPROM Interrupt Vector Address\r
463 .equ    SPMaddr =$010   ; SPM complete Interrupt Vector Address\r
464 .equ    SPMRaddr =$010  ; SPM complete Interrupt Vector Address\r