-> mapping to an 1/x like behaviour
[my-code/atmel.git] / include / m83def.inc
1 ;***************************************************************************\r
2 ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y\r
3 ;* \r
4 ;* Number                       :AVR000\r
5 ;* File Name                :"m83def.inc"\r
6 ;* Title                        :Register/Bit Definitions for the ATmega83\r
7 ;* Date                 :00.12.12\r
8 ;* Version              :\r
9 ;* Support telephone    :+47 72 88 87 20 (ATMEL Norway)\r
10 ;* Support fax              :+47 72 88 87 18 (ATMEL Norway)\r
11 ;* Support E-mail           :avr@atmel.no\r
12 ;* Target MCU               :ATmega83\r
13 ;*\r
14 ;* DESCRIPTION\r
15 ;* When including this file in the assembly program file, all I/O register      \r
16 ;* names and I/O register bit names appearing in the data book can be used.\r
17 ;* In addition, the six registers forming the three data pointers X, Y and\r
18 ;* Z have been assigned names XL - ZH. Highest RAM address for Internal \r
19 ;* SRAM is also defined \r
20 ;*\r
21 ;* The Register names are represented by their hexadecimal address.\r
22 ;* \r
23 ;* The Register Bit names are represented by their bit number (0-7).\r
24 ;* \r
25 ;* Please observe the difference in using the bit names with instructions\r
26 ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc" \r
27 ;* (skip if bit in register set/cleared). The following example illustrates\r
28 ;* this:\r
29 ;* \r
30 ;* in   r16,PORTB               ;read PORTB latch\r
31 ;* sbr  r16,(1<<PB6)+(1<<PB5)   ;set PB6 and PB5 (use masks, not bit#)\r
32 ;* out  PORTB,r16               ;output to PORTB\r
33 ;*\r
34 ;* in   r16,TIFR                ;read the Timer Interrupt Flag Register\r
35 ;* sbrc r16,TOV0                ;test the overflow flag (use bit#)\r
36 ;* rjmp TOV0_is_set             ;jump if set\r
37 ;* ...                          ;otherwise do something else\r
38 ;***************************************************************************\r
39 \r
40 ;***** Specify Device\r
41 ;.device ATmega83\r
42 \r
43 ;***** I/O Register Definitions\r
44 .equ    SREG    =$3f\r
45 .equ    SPH         =$3e\r
46 .equ    SPL         =$3d\r
47 .equ    GIMSK   =$3b\r
48 .equ    GIFR    =$3a\r
49 .equ    TIMSK   =$39\r
50 .equ    TIFR    =$38\r
51 .equ    SPMCR   =$37\r
52 .equ    TWCR    =$36\r
53 .equ    MCUCR   =$35\r
54 .equ    MCUSR   =$34\r
55 .equ    TCCR0   =$33\r
56 .equ    TCNT0   =$32\r
57 .equ    OSCCAL  =$31\r
58 .equ    SFIOR   =$30\r
59 .equ    TCCR1A  =$2f\r
60 .equ    TCCR1B  =$2e\r
61 .equ    TCNT1H  =$2d\r
62 .equ    TCNT1L  =$2c\r
63 .equ    OCR1AH  =$2b\r
64 .equ    OCR1AL  =$2a\r
65 .equ    OCR1BH  =$29\r
66 .equ    OCR1BL  =$28\r
67 .equ    ICR1H   =$27\r
68 .equ    ICR1L   =$26\r
69 .equ    TCCR2   =$25\r
70 .equ    TCNT2   =$24\r
71 .equ    OCR2    =$23\r
72 .equ    ASSR    =$22\r
73 .equ    WDTCR   =$21\r
74 .equ    UBRRHI  =$20\r
75 .equ    EEARH   =$1f\r
76 .equ    EEARL   =$1e\r
77 .equ    EEDR    =$1d\r
78 .equ    EECR    =$1c\r
79 .equ    PORTA   =$1b\r
80 .equ    DDRA    =$1a\r
81 .equ    PINA    =$19\r
82 .equ    PORTB   =$18\r
83 .equ    DDRB    =$17\r
84 .equ    PINB    =$16\r
85 .equ    PORTC   =$15\r
86 .equ    DDRC    =$14\r
87 .equ    PINC    =$13\r
88 .equ    PORTD   =$12\r
89 .equ    DDRD    =$11\r
90 .equ    PIND    =$10\r
91 .equ    SPDR    =$0f\r
92 .equ    SPSR    =$0e\r
93 .equ    SPCR    =$0d\r
94 .equ    UDR     =$0c\r
95 .equ    UCSRA   =$0b\r
96 .equ    USR     =$0b    ; For compatibility with S8535\r
97 .equ    UCSRB   =$0a\r
98 .equ    UCR     =$0a    ; For compatibility with S8535\r
99 .equ    UBRR    =$09\r
100 .equ    ACSR    =$08\r
101 .equ    ADMUX   =$07\r
102 .equ    ADCSR   =$06\r
103 .equ    ADCH    =$05\r
104 .equ    ADCL    =$04\r
105 .equ    TWDR    =$03\r
106 .equ    TWAR    =$02\r
107 .equ    TWSR    =$01\r
108 .equ    TWBR    =$00\r
109 \r
110 \r
111 ;***** Bit Definitions\r
112 \r
113 ; GIMSK\r
114 .equ    INT1    =7\r
115 .equ    INT0    =6\r
116 \r
117 ; GIFR\r
118 .equ    INTF1   =7\r
119 .equ    INTF0   =6\r
120 \r
121 ; TIMSK\r
122 .equ    TOIE0   =0\r
123 .equ    TOIE1   =2\r
124 .equ    OCIE1B  =3\r
125 .equ    OCIE1A  =4\r
126 .equ    TICIE1  =5\r
127 .equ    TOIE2   =6\r
128 .equ    OCIE2   =7\r
129 \r
130 ; TIFR\r
131 .equ    TOV0    =0\r
132 .equ    TOV1    =2\r
133 .equ    OCF1B   =3\r
134 .equ    OCF1A   =4\r
135 .equ    ICF1    =5\r
136 .equ    TOV2    =6\r
137 .equ    OCF2    =7\r
138 \r
139 ; SPMCR\r
140 .equ    BLBSET  =3\r
141 .equ    PGWRT   =2\r
142 .equ    PGERS   =1\r
143 .equ    SPMEN   =0\r
144 \r
145 ; TWCR\r
146 .equ    TWINT   =7\r
147 .equ    TWEA    =6\r
148 .equ    TWSTA   =5\r
149 .equ    TWSTO   =4\r
150 .equ    TWWC    =3\r
151 .equ    TWEN    =2\r
152 .equ    TWI_TST =1  ;Present in core test mode only. Write Only.\r
153 .equ    TWIE    =0\r
154 \r
155 ; MCUCR\r
156 .equ    SE      =6\r
157 .equ    SM1     =5\r
158 .equ    SM0     =4\r
159 .equ    ISC11   =3\r
160 .equ    ISC10   =2\r
161 .equ    ISC01   =1\r
162 .equ    ISC00   =0\r
163 \r
164 ; MCUSR\r
165 .equ    WDRF    =3\r
166 .equ    BORF    =2\r
167 .equ    EXTRF   =1\r
168 .equ    PORF    =0\r
169 \r
170 ; TCCR0\r
171 .equ    CS02    =2\r
172 .equ    CS01    =1\r
173 .equ    CS00    =0\r
174 \r
175 ; SFIOR\r
176 .equ    ACME    =3\r
177 .equ    PUD     =2\r
178 .equ    PSR2    =1\r
179 .equ    PSR10   =0\r
180 \r
181 ; TCCR1A\r
182 .equ    COM1A1  =7\r
183 .equ    COM1A0  =6\r
184 .equ    COM1B1  =5\r
185 .equ    COM1B0  =4\r
186 .equ    FOC1A   =3\r
187 .equ    FOC1B   =2\r
188 .equ    PWM11   =1\r
189 .equ    PWM10   =0\r
190 \r
191 ; TCCR1B\r
192 .equ    ICNC1   =7\r
193 .equ    ICES1   =6\r
194 .equ    CTC1    =3\r
195 .equ    CS12    =2\r
196 .equ    CS11    =1\r
197 .equ    CS10    =0\r
198 \r
199 ; TCCR2\r
200 .equ    FOC2    =7\r
201 .equ    PWM2    =6\r
202 .equ    COM21   =5\r
203 .equ    COM20   =4\r
204 .equ    CTC2    =3\r
205 .equ    CS22    =2\r
206 .equ    CS21    =1\r
207 .equ    CS20    =0\r
208 \r
209 ; ASSR\r
210 .equ    AS2     =3\r
211 .equ    TCN2UB  =2\r
212 .equ    OCR2UB  =1\r
213 .equ    TCR2UB  =0\r
214 \r
215 ; WDTCR\r
216 .equ    WDTOE   =4\r
217 .equ    WDE         =3\r
218 .equ    WDP2    =2\r
219 .equ    WDP1    =1\r
220 .equ    WDP0    =0\r
221 \r
222 ; EECR\r
223 .equ    EERIE   =3\r
224 .equ    EEMWE   =2\r
225 .equ    EEWE    =1\r
226 .equ    EERE    =0\r
227 \r
228 ; PORTA\r
229 .equ    PA7         =7\r
230 .equ    PA6         =6\r
231 .equ    PA5         =5\r
232 .equ    PA4         =4\r
233 .equ    PA3         =3\r
234 .equ    PA2         =2\r
235 .equ    PA1     =1\r
236 .equ    PA0         =0\r
237 \r
238 ; DDRA\r
239 .equ    DDA7    =7\r
240 .equ    DDA6    =6\r
241 .equ    DDA5    =5\r
242 .equ    DDA4    =4\r
243 .equ    DDA3    =3\r
244 .equ    DDA2    =2\r
245 .equ    DDA1    =1\r
246 .equ    DDA0    =0\r
247 \r
248 ; PINA\r
249 .equ    PINA7   =7\r
250 .equ    PINA6   =6\r
251 .equ    PINA5   =5\r
252 .equ    PINA4   =4\r
253 .equ    PINA3   =3\r
254 .equ    PINA2   =2\r
255 .equ    PINA1   =1\r
256 .equ    PINA0   =0\r
257 \r
258 ; PORTB\r
259 .equ    PB7         =7\r
260 .equ    PB6         =6\r
261 .equ    PB5         =5\r
262 .equ    PB4         =4\r
263 .equ    PB3         =3\r
264 .equ    PB2         =2\r
265 .equ    PB1         =1\r
266 .equ    PB0         =0\r
267 \r
268 ; DDRB\r
269 .equ    DDB7    =7\r
270 .equ    DDB6    =6\r
271 .equ    DDB5    =5\r
272 .equ    DDB4    =4\r
273 .equ    DDB3    =3\r
274 .equ    DDB2    =2\r
275 .equ    DDB1    =1\r
276 .equ    DDB0    =0\r
277 \r
278 ; PINB\r
279 .equ    PINB7   =7\r
280 .equ    PINB6   =6\r
281 .equ    PINB5   =5\r
282 .equ    PINB4   =4\r
283 .equ    PINB3   =3\r
284 .equ    PINB2   =2\r
285 .equ    PINB1   =1\r
286 .equ    PINB0   =0\r
287 \r
288 ; PORTC\r
289 .equ    PC7         =7\r
290 .equ    PC6         =6\r
291 .equ    PC5         =5\r
292 .equ    PC4         =4\r
293 .equ    PC3         =3\r
294 .equ    PC2         =2\r
295 .equ    PC1         =1\r
296 .equ    PC0         =0\r
297 \r
298 ; DDRC\r
299 .equ    DDC7    =7\r
300 .equ    DDC6    =6\r
301 .equ    DDC5    =5\r
302 .equ    DDC4    =4\r
303 .equ    DDC3    =3\r
304 .equ    DDC2    =2\r
305 .equ    DDC1    =1\r
306 .equ    DDC0    =0\r
307 \r
308 ; PINC\r
309 .equ    PINC7   =7\r
310 .equ    PINC6   =6\r
311 .equ    PINC5   =5\r
312 .equ    PINC4   =4\r
313 .equ    PINC3   =3\r
314 .equ    PINC2   =2\r
315 .equ    PINC1   =1\r
316 .equ    PINC0   =0\r
317 \r
318 ; PORTD\r
319 .equ    PD7         =7\r
320 .equ    PD6         =6\r
321 .equ    PD5         =5\r
322 .equ    PD4     =4\r
323 .equ    PD3         =3\r
324 .equ    PD2         =2\r
325 .equ    PD1     =1\r
326 .equ    PD0         =0\r
327 \r
328 ; DDRD\r
329 .equ    DDD7    =7\r
330 .equ    DDD6    =6\r
331 .equ    DDD5    =5\r
332 .equ    DDD4    =4\r
333 .equ    DDD3    =3\r
334 .equ    DDD2    =2\r
335 .equ    DDD1    =1\r
336 .equ    DDD0    =0\r
337 \r
338 ; PIND\r
339 .equ    PIND7   =7\r
340 .equ    PIND6   =6\r
341 .equ    PIND5   =5\r
342 .equ    PIND4   =4\r
343 .equ    PIND3   =3\r
344 .equ    PIND2   =2\r
345 .equ    PIND1   =1\r
346 .equ    PIND0   =0\r
347 \r
348 ; SPSR\r
349 .equ    SPIF    =7\r
350 .equ    WCOL    =6\r
351 .equ    SPI2X   =0\r
352 \r
353 ; SPCR\r
354 .equ    SPIE    =7\r
355 .equ    SPE         =6\r
356 .equ    DORD    =5\r
357 .equ    MSTR    =4\r
358 .equ    CPOL    =3\r
359 .equ    CPHA    =2\r
360 .equ    SPR1    =1\r
361 .equ    SPR0    =0\r
362 \r
363 ; UCSRA\r
364 .equ    RXC         =7\r
365 .equ    TXC         =6\r
366 .equ    UDRE    =5\r
367 .equ    FE          =4\r
368 .equ    OR          =3\r
369 .equ    U2X         =1\r
370 .equ    MPCM    =0\r
371 \r
372 ; UCSRB\r
373 .equ    RXCIE   =7\r
374 .equ    TXCIE   =6\r
375 .equ    UDRIE   =5\r
376 .equ    RXEN    =4\r
377 .equ    TXEN    =3\r
378 .equ    CHR9    =2\r
379 .equ    RXB8    =1\r
380 .equ    TXB8    =0\r
381 \r
382 ; ACSR\r
383 .equ    ACD     =7\r
384 .equ    ACBG    =6\r
385 .equ    ACO     =5\r
386 .equ    ACI     =4\r
387 .equ    ACIE    =3\r
388 .equ    ACIC    =2\r
389 .equ    ACIS1   =1\r
390 .equ    ACIS0   =0\r
391 \r
392 ; ADMUX\r
393 .equ    REFS1   =7\r
394 .equ    REFS0   =6\r
395 .equ    ADLAR   =5\r
396 .equ    MUX4    =4\r
397 .equ    MUX3    =3\r
398 .equ    MUX2    =2\r
399 .equ    MUX1    =1\r
400 .equ    MUX0    =0\r
401 \r
402 ; ADCSR\r
403 .equ    ADEN    =7\r
404 .equ    ADSC    =6\r
405 .equ    ADFR    =5\r
406 .equ    ADIF    =4\r
407 .equ    ADIE    =3\r
408 .equ    ADPS2   =2\r
409 .equ    ADPS1   =1\r
410 .equ    ADPS0   =0\r
411 \r
412 ; TWAR\r
413 .equ    TWA6    =7\r
414 .equ    TWA5    =6\r
415 .equ    TWA4    =5\r
416 .equ    TWA3    =4\r
417 .equ    TWA2    =3\r
418 .equ    TWA1    =2\r
419 .equ    TWA0    =1\r
420 .equ    TWGCE   =0\r
421 \r
422 ; TWSR\r
423 .equ    TWS7    =7\r
424 .equ    TWS6    =6\r
425 .equ    TWS5    =5\r
426 .equ    TWS4    =4\r
427 .equ    TWS3    =3\r
428 \r
429 .def    XL      =r26\r
430 .def    XH      =r27\r
431 .def    YL      =r28\r
432 .def    YH      =r29\r
433 .def    ZL      =r30\r
434 .def    ZH      =r31\r
435 \r
436 .equ    FLASHEND        =$1FFF\r
437 .equ    E2END       =$1FF\r
438 .equ    RAMEND      =$25F\r
439 \r
440 .equ    BOOTSTART       =$1E00  ;OBSOLETE!!! temporarily kept for compatibility\r
441 ;.equ   LARGEBOOTSTART  =$0C00  ;largest boot block is 2KB\r
442 ;.equ   SMALLBOOTSTART  =$0F80  ;smallest boot block is 256B\r
443 .equ    SMALLBOOTSTART  =0b1111110000000  ;($1F80) smallest boot block is 256B\r
444 .equ    SECONDBOOTSTART =0b1111100000000  ;($1F00) second boot block size is 512B\r
445 .equ    THIRDBOOTSTART  =0b1111000000000  ;($1E00) third boot block size is 1KB\r
446 .equ    LARGEBOOTSTART  =0b1110000000000  ;($1C00) largest boot block is 2KB\r
447 .equ    PAGESIZE        =64     ;number of WORDS in a page\r
448 \r
449 .equ    INT0addr=$001   ;External Interrupt0 Vector Address\r
450 .equ    INT1addr=$002   ;External Interrupt1 Vector Address\r
451 .equ    OC2addr =$003   ;Output Compare2 Interrupt Vector Address\r
452 .equ    OVF2addr=$004   ;Overflow2 Interrupt Vector Address\r
453 .equ    ICP1addr=$005   ;Input Capture1 Interrupt Vector Address\r
454 .equ    OC1Aaddr=$006   ;Output Compare1A Interrupt Vector Address\r
455 .equ    OC1Baddr=$007   ;Output Compare1B Interrupt Vector Address\r
456 .equ    OVF1addr=$008   ;Overflow1 Interrupt Vector Address\r
457 .equ    OVF0addr=$009   ;Overflow0 Interrupt Vector Address\r
458 .equ    SPIaddr =$00a   ;SPI Interrupt Vector Address\r
459 .equ    URXCaddr=$00b   ;UART Receive Complete Interrupt Vector Address\r
460 .equ    UDREaddr=$00c   ;UART Data Register Empty Interrupt Vector Address\r
461 .equ    UTXCaddr=$00d   ;UART Transmit Complete Interrupt Vector Address\r
462 .equ    ADCCaddr=$00e   ;ADC Interrupt Vector Address\r
463 .equ    ERDYaddr=$00f   ;EEPROM Interrupt Vector Address\r
464 .equ    ACIaddr =$010   ;Analog Comparator Interrupt Vector Address\r
465 .equ    TWSIaddr=$011   ;Irq. vector address for Two-Wire Interface\r