-> mapping to an 1/x like behaviour
[my-code/atmel.git] / include / m103def.inc
1 ;***************************************************************************\r
2 ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y\r
3 ;* \r
4 ;* Number               :AVR000\r
5 ;* File Name            :"m103def.inc"\r
6 ;* Title                :Register/Bit Definitions for the ATmega103\r
7 ;* Date                 :99.01.28\r
8 ;* Version              :1.30\r
9 ;* Support telephone    :+47 72 88 43 88 (ATMEL Norway)\r
10 ;* Support fax          :+47 72 88 43 99 (ATMEL Norway)\r
11 ;* Support E-mail       :avr@atmel.com\r
12 ;* Target MCU           :ATmega103\r
13 ;*\r
14 ;* DESCRIPTION\r
15 ;* When including this file in the assembly program file, all I/O register      \r
16 ;* names and I/O register bit names appearing in the data book can be used.\r
17 ;* In addition, the six registers forming the three data pointers X, Y and\r
18 ;* Z have been assigned names XL - ZH. Highest RAM address for Internal \r
19 ;* SRAM is also defined \r
20 ;*\r
21 ;* The Register names are represented by their hexadecimal address.\r
22 ;* \r
23 ;* The Register Bit names are represented by their bit number (0-7).\r
24 ;* \r
25 ;* Please observe the difference in using the bit names with instructions\r
26 ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc" \r
27 ;* (skip if bit in register set/cleared). The following example illustrates\r
28 ;* this:\r
29 ;* \r
30 ;* in   r16,PORTB               ;read PORTB latch\r
31 ;* sbr  r16,(1<<PB6)+(1<<PB5)   ;set PB6 and PB5 (use masks, not bit#)\r
32 ;* out  PORTB,r16               ;output to PORTB\r
33 ;*\r
34 ;* in   r16,TIFR                ;read the Timer Interrupt Flag Register\r
35 ;* sbrc r16,TOV0                ;test the overflow flag (use bit#)\r
36 ;* rjmp TOV0_is_set             ;jump if set\r
37 ;* ...                          ;otherwise do something else\r
38 ;***************************************************************************\r
39 \r
40 ;***** Specify Device\r
41 .device ATmega103\r
42 \r
43 ;***** I/O Register Definitions\r
44 .equ    SREG    =$3f\r
45 .equ    SPH     =$3e\r
46 .equ    SPL     =$3d\r
47 .equ    XDIV    =$3c\r
48 .equ    RAMPZ   =$3b\r
49 .equ    EICR    =$3a\r
50 .equ    EIMSK   =$39\r
51 .equ    EIFR    =$38\r
52 .equ    TIMSK   =$37\r
53 .equ    TIFR    =$36\r
54 .equ    MCUCR   =$35\r
55 .equ    MCUSR   =$34\r
56 \r
57 .equ    TCCR0   =$33\r
58 .equ    TCNT0   =$32\r
59 .equ    OCR0    =$31\r
60 .equ    ASSR0   =$30\r
61 \r
62 .equ    TCCR1A  =$2f\r
63 .equ    TCCR1B  =$2e\r
64 .equ    TCNT1H  =$2d\r
65 .equ    TCNT1L  =$2c\r
66 .equ    OCR1AH  =$2b\r
67 .equ    OCR1AL  =$2a\r
68 .equ    OCR1BH  =$29\r
69 .equ    OCR1BL  =$28\r
70 .equ    ICR1H   =$27\r
71 .equ    ICR1L   =$26\r
72 \r
73 .equ    TCCR2   =$25\r
74 .equ    TCNT2   =$24\r
75 .equ    OCR2    =$23\r
76 .equ    WDTCR   =$21\r
77 \r
78 .equ    EEARH   =$1f\r
79 .equ    EEARL   =$1e\r
80 .equ    EEDR    =$1d\r
81 .equ    EECR    =$1c\r
82 \r
83 .equ    PORTA   =$1b\r
84 .equ    DDRA    =$1a\r
85 .equ    PINA    =$19\r
86 .equ    PORTB   =$18\r
87 .equ    DDRB    =$17\r
88 .equ    PINB    =$16\r
89 .equ    PORTC   =$15\r
90 .equ    PORTD   =$12\r
91 .equ    DDRD    =$11\r
92 .equ    PIND    =$10\r
93 \r
94 .equ    SPDR    =$0f\r
95 .equ    SPSR    =$0e\r
96 .equ    SPCR    =$0d\r
97 .equ    UDR     =$0c\r
98 .equ    USR     =$0b\r
99 .equ    UCR     =$0a\r
100 .equ    UBRR    =$09\r
101 .equ    ACSR    =$08\r
102 .equ    ADMUX   =$07\r
103 .equ    ADCSR   =$06\r
104 .equ    ADCH    =$05\r
105 .equ    ADCL    =$04\r
106 .equ    PORTE   =$03\r
107 .equ    DDRE    =$02\r
108 .equ    PINE    =$01\r
109 .equ    PINF    =$00\r
110 \r
111 ;***** Bit Definitions\r
112 \r
113 .equ    RAMPZ0  =0\r
114 \r
115 .equ    SRE     =7\r
116 .equ    SRW     =6\r
117 .equ    SE      =5\r
118 .equ    SM1     =4\r
119 .equ    SM0     =3\r
120 \r
121 .equ    XDIVEN  =7\r
122 .equ    XDIV6   =6\r
123 .equ    XDIV5   =5\r
124 .equ    XDIV4   =4\r
125 .equ    XDIV3   =3\r
126 .equ    XDIV2   =2\r
127 .equ    XDIV1   =1\r
128 .equ    XDIV0   =0\r
129 \r
130 .equ    EXTRF   =1\r
131 .equ    PORF    =0\r
132 \r
133 .equ    INT7    =7\r
134 .equ    INT6    =6\r
135 .equ    INT5    =5\r
136 .equ    INT4    =4\r
137 .equ    INT3    =3\r
138 .equ    INT2    =2\r
139 .equ    INT1    =1\r
140 .equ    INT0    =0\r
141 \r
142 .equ    INTF7   =7\r
143 .equ    INTF6   =6\r
144 .equ    INTF5   =5\r
145 .equ    INTF4   =4\r
146 \r
147 .equ    ISC71   =7\r
148 .equ    ISC70   =6\r
149 .equ    ISC61   =5\r
150 .equ    ISC60   =4\r
151 .equ    ISC51   =3\r
152 .equ    ISC50   =2\r
153 .equ    ISC41   =1\r
154 .equ    ISC40   =0\r
155 \r
156 .equ    OCIE2   =7\r
157 .equ    TOIE2   =6\r
158 .equ    TICIE1  =5\r
159 .equ    OCIE1A  =4\r
160 .equ    OCIE1B  =3\r
161 .equ    TOIE1   =2\r
162 .equ    OCIE0   =1\r
163 .equ    TOIE0   =0\r
164 \r
165 .equ    OCF2    =7\r
166 .equ    TOV2    =6\r
167 .equ    ICF1    =5\r
168 .equ    OCF1A   =4\r
169 .equ    OCF1B   =3\r
170 .equ    TOV1    =2\r
171 .equ    OCF0    =1\r
172 .equ    TOV0    =0\r
173 \r
174 .equ    PWM0    =6\r
175 .equ    COM01   =5\r
176 .equ    COM00   =4\r
177 .equ    CTC0    =3\r
178 .equ    CS02    =2\r
179 .equ    CS01    =1\r
180 .equ    CS00    =0\r
181 \r
182 .equ    PWM2    =6\r
183 .equ    COM21   =5\r
184 .equ    COM20   =4\r
185 .equ    CTC2    =3\r
186 .equ    CS22    =2\r
187 .equ    CS21    =1\r
188 .equ    CS20    =0\r
189 \r
190 .equ    AS0     =3\r
191 .equ    TCN0UB  =2\r
192 .equ    OCR0UB  =1\r
193 .equ    TCR0UB  =0\r
194 \r
195 .equ    COM1A1  =7\r
196 .equ    COM1A0  =6\r
197 .equ    COM1B1  =5\r
198 .equ    COM1B0  =4\r
199 .equ    PWM11   =1\r
200 .equ    PWM10   =0\r
201 \r
202 .equ    ICNC1   =7\r
203 .equ    ICES1   =6\r
204 .equ    CTC1    =3\r
205 .equ    CS12    =2\r
206 .equ    CS11    =1\r
207 .equ    CS10    =0\r
208 \r
209 .equ    WDTOE   =4\r
210 .equ    WDE     =3\r
211 .equ    WDP2    =2\r
212 .equ    WDP1    =1\r
213 .equ    WDP0    =0\r
214 \r
215 .equ    EERIE   =3\r
216 .equ    EEMWE   =2\r
217 .equ    EEWE    =1\r
218 .equ    EERE    =0\r
219 \r
220 .equ    PA7     =7\r
221 .equ    PA6     =6\r
222 .equ    PA5     =5\r
223 .equ    PA4     =4\r
224 .equ    PA3     =3\r
225 .equ    PA2     =2\r
226 .equ    PA1     =1\r
227 .equ    PA0     =0\r
228 \r
229 .equ    PINA7   =7\r
230 .equ    PINA6   =6\r
231 .equ    PINA5   =5\r
232 .equ    PINA4   =4\r
233 .equ    PINA3   =3\r
234 .equ    PINA2   =2\r
235 .equ    PINA1   =1\r
236 .equ    PINA0   =0\r
237 \r
238 .equ    DDA7    =7\r
239 .equ    DDA6    =6\r
240 .equ    DDA5    =5\r
241 .equ    DDA4    =4\r
242 .equ    DDA3    =3\r
243 .equ    DDA2    =2\r
244 .equ    DDA1    =1\r
245 .equ    DDA0    =0\r
246 \r
247 .equ    PB7     =7\r
248 .equ    PB6     =6\r
249 .equ    PB5     =5\r
250 .equ    PB4     =4\r
251 .equ    PB3     =3\r
252 .equ    PB2     =2\r
253 .equ    PB1     =1\r
254 .equ    PB0     =0\r
255 \r
256 .equ    DDB7    =7\r
257 .equ    DDB6    =6\r
258 .equ    DDB5    =5\r
259 .equ    DDB4    =4\r
260 .equ    DDB3    =3\r
261 .equ    DDB2    =2\r
262 .equ    DDB1    =1\r
263 .equ    DDB0    =0\r
264 \r
265 .equ    PINB7   =7\r
266 .equ    PINB6   =6\r
267 .equ    PINB5   =5\r
268 .equ    PINB4   =4\r
269 .equ    PINB3   =3\r
270 .equ    PINB2   =2\r
271 .equ    PINB1   =1\r
272 .equ    PINB0   =0\r
273 \r
274 .equ    PC7     =7\r
275 .equ    PC6     =6\r
276 .equ    PC5     =5\r
277 .equ    PC4     =4\r
278 .equ    PC3     =3\r
279 .equ    PC2     =2\r
280 .equ    PC1     =1\r
281 .equ    PC0     =0\r
282 \r
283 .equ    PD7     =7\r
284 .equ    PD6     =6\r
285 .equ    PD5     =5\r
286 .equ    PD4     =4\r
287 .equ    PD3     =3\r
288 .equ    PD2     =2\r
289 .equ    PD1     =1\r
290 .equ    PD0     =0\r
291 \r
292 .equ    DDD7    =7\r
293 .equ    DDD6    =6\r
294 .equ    DDD5    =5\r
295 .equ    DDD4    =4\r
296 .equ    DDD3    =3\r
297 .equ    DDD2    =2\r
298 .equ    DDD1    =1\r
299 .equ    DDD0    =0\r
300 \r
301 .equ    PIND7   =7\r
302 .equ    PIND6   =6\r
303 .equ    PIND5   =5\r
304 .equ    PIND4   =4\r
305 .equ    PIND3   =3\r
306 .equ    PIND2   =2\r
307 .equ    PIND1   =1\r
308 .equ    PIND0   =0\r
309 \r
310 .equ    PE7     =7\r
311 .equ    PE6     =6\r
312 .equ    PE5     =5\r
313 .equ    PE4     =4\r
314 .equ    PE3     =3\r
315 .equ    PE2     =2\r
316 .equ    PE1     =1\r
317 .equ    PE0     =0\r
318 \r
319 .equ    DDE7    =7\r
320 .equ    DDE6    =6\r
321 .equ    DDE5    =5\r
322 .equ    DDE4    =4\r
323 .equ    DDE3    =3\r
324 .equ    DDE2    =2\r
325 .equ    DDE1    =1\r
326 .equ    DDE0    =0\r
327 \r
328 .equ    PINE7   =7\r
329 .equ    PINE6   =6\r
330 .equ    PINE5   =5\r
331 .equ    PINE4   =4\r
332 .equ    PINE3   =3\r
333 .equ    PINE2   =2\r
334 .equ    PINE1   =1\r
335 .equ    PINE0   =0\r
336 \r
337 .Equ    PINF7   =7\r
338 .Equ    PINF6   =6\r
339 .Equ    PINF5   =5\r
340 .Equ    PINF4   =4\r
341 .Equ    PINF3   =3\r
342 .Equ    PINF2   =2\r
343 .Equ    PINF1   =1\r
344 .Equ    PINF0   =0\r
345 \r
346 .equ    SPIE    =7\r
347 .equ    SPE     =6\r
348 .equ    DORD    =5\r
349 .equ    MSTR    =4\r
350 .equ    CPOL    =3\r
351 .equ    CPHA    =2\r
352 .equ    SPR1    =1\r
353 .equ    SPR0    =0\r
354 \r
355 .equ    SPIF    =7\r
356 .equ    WCOL    =6\r
357 \r
358 .equ    RXC     =7\r
359 .equ    TXC     =6\r
360 .equ    UDRE    =5\r
361 .equ    FE      =4\r
362 .equ    OR      =3\r
363 \r
364 .equ    RXCIE   =7\r
365 .equ    TXCIE   =6\r
366 .equ    UDRIE   =5\r
367 .equ    RXEN    =4\r
368 .equ    TXEN    =3\r
369 .equ    CHR9    =2\r
370 .equ    RXB8    =1\r
371 .equ    TXB8    =0\r
372 \r
373 .equ    ACD     =7\r
374 .equ    ACO     =5\r
375 .equ    ACI     =4\r
376 .equ    ACIE    =3\r
377 .equ    ACIC    =2\r
378 .equ    ACIS1   =1\r
379 .equ    ACIS0   =0\r
380 \r
381 .equ    ADEN    =7\r
382 .equ    ADSC    =6\r
383 .equ    ADFR    =5\r
384 .equ    ADIF    =4\r
385 .equ    ADIE    =3\r
386 .equ    ADPS2   =2\r
387 .equ    ADPS1   =1\r
388 .equ    ADPS0   =0\r
389 \r
390 .equ    MUX2    =2\r
391 .equ    MUX1    =1\r
392 .equ    MUX0    =0\r
393 \r
394 .def    XL      =r26\r
395 .def    XH      =r27\r
396 .def    YL      =r28\r
397 .def    YH      =r29\r
398 .def    ZL      =r30\r
399 .def    ZH      =r31\r
400 \r
401 .equ    RAMEND  =$0FFF  ;Last On-Chip SRAM Location\r
402 .equ    XRAMEND =$FFFF\r
403 .equ    E2END   =$0FFF\r
404 .equ    FLASHEND=$FFFF\r
405 \r
406 .equ    INT0addr=$002   ;External Interrupt0 Vector Address\r
407 .equ    INT1addr=$004   ;External Interrupt1 Vector Address\r
408 .equ    INT2addr=$006   ;External Interrupt2 Vector Address\r
409 .equ    INT3addr=$008   ;External Interrupt3 Vector Address\r
410 .equ    INT4addr=$00a   ;External Interrupt4 Vector Address\r
411 .equ    INT5addr=$00c   ;External Interrupt5 Vector Address\r
412 .equ    INT6addr=$00e   ;External Interrupt6 Vector Address\r
413 .equ    INT7addr=$010   ;External Interrupt7 Vector Address\r
414 .equ    OC2addr =$012   ;Output Compare2 Interrupt Vector Address\r
415 .equ    OVF2addr=$014   ;Overflow2 Interrupt Vector Address\r
416 .equ    ICP1addr=$016   ;Input Capture1 Interrupt Vector Address\r
417 .equ    OC1Aaddr=$018   ;Output Compare1A Interrupt Vector Address\r
418 .equ    OC1Baddr=$01a   ;Output Compare1B Interrupt Vector Address\r
419 .equ    OVF1addr=$01c   ;Overflow1 Interrupt Vector Address\r
420 .equ    OC0addr =$01e   ;Output Compare0 Interrupt Vector Address\r
421 .equ    OVF0addr=$020   ;Overflow0 Interrupt Vector Address\r
422 .equ    SPIaddr =$022   ;SPI Interrupt Vector Address\r
423 .equ    URXCaddr=$024   ;UART Receive Complete Interrupt Vector Address\r
424 .equ    UDREaddr=$026   ;UART Data Register Empty Interrupt Vector Address\r
425 .equ    UTXCaddr=$028   ;UART Transmit Complete Interrupt Vector Address\r
426 .equ    ADCCaddr=$02a   ;ADC Conversion Complete Handle\r
427 .equ    EEWRaddr=$02c   ;EEPROM Write Complete Handle\r
428 .equ    ACIaddr =$02e   ;Analog Comparator Interrupt Vector Address\r
429 \r