-> mapping to an 1/x like behaviour
[my-code/atmel.git] / include / 8534def.inc
1 ;***************************************************************************\r
2 ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y\r
3 ;* \r
4 ;* Number                               :AVR000\r
5 ;* File Name                    :"8534def.inc"\r
6 ;* Title                                :Register/Bit Definitions for the AT90C8534\r
7 ;* Date                 :99.01.28\r
8 ;* Version              :1.30\r
9 ;* Support telephone    :+47 72 88 43 88 (ATMEL Norway)\r
10 ;* Support fax                  :+47 72 88 43 99 (ATMEL Norway)\r
11 ;* Support E-mail               :avr@atmel.com\r
12 ;* Target MCU                   :AT90C8534\r
13 ;*\r
14 ;* DESCRIPTION\r
15 ;* When including this file in the assembly program file, all I/O register      \r
16 ;* names and I/O register bit names appearing in the data book can be used.\r
17 ;* In addition, the six registers forming the three data pointers X, Y and\r
18 ;* Z have been assigned names XL - ZH. Highest RAM address for Internal \r
19 ;* SRAM is also defined \r
20 ;*\r
21 ;* The Register names are represented by their hexadecimal address.\r
22 ;* \r
23 ;* The Register Bit names are represented by their bit number (0-7).\r
24 ;* \r
25 ;* Please observe the difference in using the bit names with instructions\r
26 ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc" \r
27 ;* (skip if bit in register set/cleared). The following example illustrates\r
28 ;* this:\r
29 ;* \r
30 ;* in   r16,PORTB                               ;read PORTB latch\r
31 ;* sbr  r16,(1<<PB6)+(1<<PB5)   ;set PB6 and PB5 (use masks, not bit#)\r
32 ;* out  PORTB,r16                               ;output to PORTB\r
33 ;*\r
34 ;* in   r16,TIFR                                ;read the Timer Interrupt Flag Register\r
35 ;* sbrc r16,TOV0                                ;test the overflow flag (use bit#)\r
36 ;* rjmp TOV0_is_set                             ;jump if set\r
37 ;* ...                                                  ;otherwise do something else\r
38 ;*\r
39 ;***** Specify Device\r
40 .device AT90C8534\r
41 \r
42 ;***** I/O Register Definitions\r
43 .equ    SREG    =$3f\r
44 .equ    SPH             =$3e\r
45 .equ    SPL             =$3d\r
46 .equ    GIMSK   =$3b\r
47 .equ    GIFR    =$3a\r
48 .equ    TIMSK   =$39\r
49 .equ    TIFR    =$38\r
50 .equ    MCUCR   =$35\r
51 .equ    TCCR0   =$33\r
52 .equ    TCNT0   =$32\r
53 .equ    TCCR1   =$2e\r
54 .equ    TCNT1H  =$2d\r
55 .equ    TCNT1L  =$2c\r
56 .equ    EEARH   =$1f\r
57 .equ    EEARL   =$1e\r
58 .equ    EEDR    =$1d\r
59 .equ    EECR    =$1c\r
60 .equ    PORTA   =$1b\r
61 .equ    DDRA    =$1a\r
62 .equ    GIPR    =$10\r
63 .equ    ADMUX   =$07\r
64 .equ    ADCSR   =$06\r
65 .equ    ADCH    =$05\r
66 .equ    ADCL    =$04\r
67 \r
68 ;***** Bit Definitions\r
69 ;GIMSK\r
70 .equ    INT1    =7\r
71 .equ    INT0    =6\r
72 \r
73 ;GIFR\r
74 .equ    INTF1   =7\r
75 .equ    INTF0   =6\r
76 \r
77 ;GIPR\r
78 .equ    IPIN1   =3\r
79 .equ    IPIN0   =2\r
80 \r
81 ;TIMSK\r
82 .equ    TOIE1   =2\r
83 .equ    TOIE0   =0\r
84 \r
85 ;TIFR\r
86 .equ    TOV1    =2\r
87 .equ    TOV0    =0\r
88 \r
89 ;MCUCR\r
90 .equ    SE      =6\r
91 .equ    SM      =5\r
92 .equ    ISC1    =2\r
93 .equ    ISC0    =0\r
94 \r
95 ;TCCR0\r
96 .equ    CS02    =2\r
97 .equ    CS01    =1\r
98 .equ    CS00    =0\r
99 \r
100 ;TCCR1\r
101 .equ    CS12    =2\r
102 .equ    CS11    =1\r
103 .equ    CS10    =0\r
104 \r
105 ;EECR\r
106 .equ    EERIE   =3\r
107 .equ    EEMWE   =2\r
108 .equ    EEWE    =1\r
109 .equ    EERE    =0\r
110 \r
111 ;PORTA\r
112 .equ    PA6     =6\r
113 .equ    PA5     =5\r
114 .equ    PA4     =4\r
115 .equ    PA3     =3\r
116 .equ    PA2     =2\r
117 .equ    PA1     =1\r
118 .equ    PA0     =0\r
119 \r
120 ;DDRA\r
121 .equ    DDA6    =6\r
122 .equ    DDA5    =5\r
123 .equ    DDA4    =4\r
124 .equ    DDA3    =3\r
125 .equ    DDA2    =2\r
126 .equ    DDA1    =1\r
127 .equ    DDA0    =0\r
128 \r
129 ;ADMUX\r
130 .equ    MUX2    =2\r
131 .equ    MUX1    =1\r
132 .equ    MUX0    =0\r
133 \r
134 ;ADCSR\r
135 .equ    ADEN    =7\r
136 .equ    ADSC    =6\r
137 .equ    ADFR    =5\r
138 .equ    ADIF    =4\r
139 .equ    ADIE    =3\r
140 .equ    ADPS2   =2\r
141 .equ    ADPS1   =1\r
142 .equ    ADPS0   =0\r
143 \r
144 .def    XL              =r26\r
145 .def    XH              =r27\r
146 .def    YL              =r28\r
147 .def    YH              =r29\r
148 .def    ZL              =r30\r
149 .def    ZH              =r31\r
150 \r
151 .equ    RAMEND  =$15f\r
152 .equ    XRAMEND =$15F\r
153 .equ    E2END   =$1FF\r
154 .equ    FLASHEND=$FFF\r
155 \r
156 .equ    INT0addr=$001   ;External Interrupt0 Vector Address\r
157 .equ    INT1addr=$002   ;External Interrupt1 Vector Address\r
158 .equ    OVF1addr=$003   ;Overflow1 Interrupt Vector Address\r
159 .equ    OVF0addr=$004   ;Overflow0 Interrupt Vector Address\r
160 .equ    ADCCaddr =$005  ;ADC Interrupt Vector Address\r
161 .equ    ERDYaddr =$006  ;EEPROM Interrupt Vector Address\r