-> mapping to an 1/x like behaviour
[my-code/atmel.git] / include / 4434def.inc
1 ;***************************************************************************\r
2 ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y\r
3 ;* \r
4 ;* Number                               :AVR000\r
5 ;* File Name                    :"4434def.inc"\r
6 ;* Title                                :Register/Bit Definitions for the AT90S4434\r
7 ;* Date                 :99.01.28\r
8 ;* Version              :1.30\r
9 ;* Support telephone    :+47 72 88 43 88 (ATMEL Norway)\r
10 ;* Support fax                  :+47 72 88 43 99 (ATMEL Norway)\r
11 ;* Support E-mail               :avr@atmel.com\r
12 ;* Target MCU                   :AT90S4434\r
13 ;*\r
14 ;* DESCRIPTION\r
15 ;* When including this file in the assembly program file, all I/O register      \r
16 ;* names and I/O register bit names appearing in the data book can be used.\r
17 ;* In addition, the six registers forming the three data pointers X, Y and\r
18 ;* Z have been assigned names XL - ZH. Highest RAM address for Internal \r
19 ;* SRAM is also defined \r
20 ;*\r
21 ;* The Register names are represented by their hexadecimal address.\r
22 ;* \r
23 ;* The Register Bit names are represented by their bit number (0-7).\r
24 ;* \r
25 ;* Please observe the difference in using the bit names with instructions\r
26 ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc" \r
27 ;* (skip if bit in register set/cleared). The following example illustrates\r
28 ;* this:\r
29 ;* \r
30 ;* in   r16,PORTB                               ;read PORTB latch\r
31 ;* sbr  r16,(1<<PB6)+(1<<PB5)   ;set PB6 and PB5 (use masks, not bit#)\r
32 ;* out  PORTB,r16                               ;output to PORTB\r
33 ;*\r
34 ;* in   r16,TIFR                                ;read the Timer Interrupt Flag Register\r
35 ;* sbrc r16,TOV0                                ;test the overflow flag (use bit#)\r
36 ;* rjmp TOV0_is_set                             ;jump if set\r
37 ;* ...                                                  ;otherwise do something else\r
38 ;***************************************************************************\r
39 \r
40 ;***** Specify Device\r
41 .device AT90S4434\r
42 \r
43 ;***** I/O Register Definitions\r
44 .equ    SREG    =$3f\r
45 .equ    SPH             =$3e\r
46 .equ    SPL             =$3d\r
47 .equ    GIMSK   =$3b\r
48 .equ    GIFR    =$3a\r
49 .equ    TIMSK   =$39\r
50 .equ    TIFR    =$38\r
51 .equ    MCUCR   =$35\r
52 .equ    MCUSR   =$34\r
53 .equ    TCCR0   =$33\r
54 .equ    TCNT0   =$32\r
55 .equ    TCCR1A  =$2f\r
56 .equ    TCCR1B  =$2e\r
57 .equ    TCNT1H  =$2d\r
58 .equ    TCNT1L  =$2c\r
59 .equ    OCR1AH  =$2b\r
60 .equ    OCR1AL  =$2a\r
61 .equ    OCR1BH  =$29\r
62 .equ    OCR1BL  =$28\r
63 .equ    ICR1H   =$27\r
64 .equ    ICR1L   =$26\r
65 .equ    TCCR2   =$25\r
66 .equ    TCNT2   =$24\r
67 .equ    OCR2    =$23\r
68 .equ    ASSR    =$22\r
69 .equ    WDTCR   =$21\r
70 .equ    EEARH   =$1f\r
71 .equ    EEARL   =$1e\r
72 .equ    EEDR    =$1d\r
73 .equ    EECR    =$1c\r
74 .equ    PORTA   =$1b\r
75 .equ    DDRA    =$1a\r
76 .equ    PINA    =$19\r
77 .equ    PORTB   =$18\r
78 .equ    DDRB    =$17\r
79 .equ    PINB    =$16\r
80 .equ    PORTC   =$15\r
81 .equ    DDRC    =$14\r
82 .equ    PINC    =$13\r
83 .equ    PORTD   =$12\r
84 .equ    DDRD    =$11\r
85 .equ    PIND    =$10\r
86 .equ    SPDR    =$0f\r
87 .equ    SPSR    =$0e\r
88 .equ    SPCR    =$0d\r
89 .equ    UDR             =$0c\r
90 .equ    USR             =$0b\r
91 .equ    UCR             =$0a\r
92 .equ    UBRR    =$09\r
93 .equ    ACSR    =$08\r
94 .equ    ADMUX   =$07\r
95 .equ    ADCSR   =$06\r
96 .equ    ADCH    =$05\r
97 .equ    ADCL    =$04\r
98 \r
99 ;***** Bit Definitions\r
100 \r
101 ;MCUSR\r
102 .equ    EXTRF   =1\r
103 .equ    PORF    =0\r
104 \r
105 ;GIMSK\r
106 .equ    INT1    =7\r
107 .equ    INT0    =6\r
108 \r
109 ;GIFR\r
110 .equ    INTF1   =7\r
111 .equ    INTF0   =6\r
112 \r
113 ;TIMSK\r
114 .equ    OCIE2   =7\r
115 .equ    TOIE2   =6\r
116 .equ    TICIE1  =5\r
117 .equ    OCIE1A  =4\r
118 .equ    OCIE1B  =3\r
119 .equ    TOIE1   =2\r
120 .equ    TOIE0   =0\r
121 \r
122 ;TIFR\r
123 .equ    OCF2    =7\r
124 .equ    TOV2    =6\r
125 .equ    ICF1    =5\r
126 .equ    OCF1A   =4\r
127 .equ    OCF1B   =3\r
128 .equ    TOV1    =2\r
129 .equ    TOV0    =0\r
130 \r
131 ;MCUCR\r
132 .equ    SE      =6\r
133 .equ    SM1     =5\r
134 .equ    SM0     =4\r
135 .equ    ISC11   =3\r
136 .equ    ISC10   =2\r
137 .equ    ISC01   =1\r
138 .equ    ISC00   =0\r
139 \r
140 ;TCCR0\r
141 .equ    CS02    =2\r
142 .equ    CS01    =1\r
143 .equ    CS00    =0\r
144 \r
145 ;TCCR1A\r
146 .equ    COM1A1  =7\r
147 .equ    COM1A0  =6\r
148 .equ    COM1B1  =5\r
149 .equ    COM1B0  =4\r
150 .equ    PWM11   =1\r
151 .equ    PWM10   =0\r
152 \r
153 ;TCCR1B\r
154 .equ    ICNC1   =7\r
155 .equ    ICES1   =6\r
156 .equ    CTC1    =3\r
157 .equ    CS12    =2\r
158 .equ    CS11    =1\r
159 .equ    CS10    =0\r
160 \r
161 ;TCCR2\r
162 .equ    PWM2    =6\r
163 .equ    COM21   =5\r
164 .equ    COM20   =4\r
165 .equ    CTC2    =3\r
166 .equ    CS22    =2\r
167 .equ    CS21    =1\r
168 .equ    CS20    =0\r
169 \r
170 ;ASSR\r
171 .equ    AS2             =3\r
172 .equ    TCN2UB  =2\r
173 .equ    OCR2UB  =1\r
174 .equ    TCR2UB  =0\r
175 \r
176 ;WDTCR\r
177 .equ    WDTOE   =4\r
178 .equ    WDE             =3\r
179 .equ    WDP2    =2\r
180 .equ    WDP1    =1\r
181 .equ    WDP0    =0\r
182 \r
183 ;EECR\r
184 .equ    EERIE   =3\r
185 .equ    EEMWE   =2\r
186 .equ    EEWE    =1\r
187 .equ    EERE    =0\r
188 \r
189 ;PORTA\r
190 .equ    PA7             =7\r
191 .equ    PA6             =6\r
192 .equ    PA5             =5\r
193 .equ    PA4             =4\r
194 .equ    PA3             =3\r
195 .equ    PA2             =2\r
196 .equ    PA1             =1\r
197 .equ    PA0             =0\r
198 \r
199 ;DDRA\r
200 .equ    DDA7    =7\r
201 .equ    DDA6    =6\r
202 .equ    DDA5    =5\r
203 .equ    DDA4    =4\r
204 .equ    DDA3    =3\r
205 .equ    DDA2    =2\r
206 .equ    DDA1    =1\r
207 .equ    DDA0    =0\r
208 \r
209 ;PINA\r
210 .equ    PINA7   =7\r
211 .equ    PINA6   =6\r
212 .equ    PINA5   =5\r
213 .equ    PINA4   =4\r
214 .equ    PINA3   =3\r
215 .equ    PINA2   =2\r
216 .equ    PINA1   =1\r
217 .equ    PINA0   =0\r
218 \r
219 ;PORTB\r
220 .equ    PB7             =7\r
221 .equ    PB6             =6\r
222 .equ    PB5             =5\r
223 .equ    PB4             =4\r
224 .equ    PB3             =3\r
225 .equ    PB2             =2\r
226 .equ    PB1             =1\r
227 .equ    PB0             =0\r
228 \r
229 ;DDRB\r
230 .equ    DDB7    =7\r
231 .equ    DDB6    =6\r
232 .equ    DDB5    =5\r
233 .equ    DDB4    =4\r
234 .equ    DDB3    =3\r
235 .equ    DDB2    =2\r
236 .equ    DDB1    =1\r
237 .equ    DDB0    =0\r
238 \r
239 ;PINB\r
240 .equ    PINB7   =7\r
241 .equ    PINB6   =6\r
242 .equ    PINB5   =5\r
243 .equ    PINB4   =4\r
244 .equ    PINB3   =3\r
245 .equ    PINB2   =2\r
246 .equ    PINB1   =1\r
247 .equ    PINB0   =0\r
248 \r
249 ;PORTC\r
250 .equ    PC7             =7\r
251 .equ    PC6             =6\r
252 .equ    PC5             =5\r
253 .equ    PC4             =4\r
254 .equ    PC3             =3\r
255 .equ    PC2             =2\r
256 .equ    PC1             =1\r
257 .equ    PC0             =0\r
258 \r
259 ;DDRC\r
260 .equ    DDC7    =7\r
261 .equ    DDC6    =6\r
262 .equ    DDC5    =5\r
263 .equ    DDC4    =4\r
264 .equ    DDC3    =3\r
265 .equ    DDC2    =2\r
266 .equ    DDC1    =1\r
267 .equ    DDC0    =0\r
268 \r
269 ;PINC\r
270 .equ    PINC7   =7\r
271 .equ    PINC6   =6\r
272 .equ    PINC5   =5\r
273 .equ    PINC4   =4\r
274 .equ    PINC3   =3\r
275 .equ    PINC2   =2\r
276 .equ    PINC1   =1\r
277 .equ    PINC0   =0\r
278 \r
279 ;PORTD\r
280 .equ    PD7             =7\r
281 .equ    PD6             =6\r
282 .equ    PD5             =5\r
283 .equ    PD4             =4\r
284 .equ    PD3             =3\r
285 .equ    PD2             =2\r
286 .equ    PD1             =1\r
287 .equ    PD0             =0\r
288 \r
289 ;DDRD\r
290 .equ    DDD7    =7\r
291 .equ    DDD6    =6\r
292 .equ    DDD5    =5\r
293 .equ    DDD4    =4\r
294 .equ    DDD3    =3\r
295 .equ    DDD2    =2\r
296 .equ    DDD1    =1\r
297 .equ    DDD0    =0\r
298 \r
299 ;PIND\r
300 .equ    PIND7   =7\r
301 .equ    PIND6   =6\r
302 .equ    PIND5   =5\r
303 .equ    PIND4   =4\r
304 .equ    PIND3   =3\r
305 .equ    PIND2   =2\r
306 .equ    PIND1   =1\r
307 .equ    PIND0   =0\r
308 \r
309 ;SPCR\r
310 .equ    SPIE    =7\r
311 .equ    SPE             =6\r
312 .equ    DORD    =5\r
313 .equ    MSTR    =4\r
314 .equ    CPOL    =3\r
315 .equ    CPHA    =2\r
316 .equ    SPR1    =1\r
317 .equ    SPR0    =0\r
318 \r
319 ;SPSR\r
320 .equ    SPIF    =7\r
321 .equ    WCOL    =6\r
322 \r
323 ;USR\r
324 .equ    RXC             =7\r
325 .equ    TXC             =6\r
326 .equ    UDRE    =5\r
327 .equ    FE              =4\r
328 .equ    OR              =3\r
329 \r
330 ;UCR\r
331 .equ    RXCIE   =7\r
332 .equ    TXCIE   =6\r
333 .equ    UDRIE   =5\r
334 .equ    RXEN    =4\r
335 .equ    TXEN    =3\r
336 .equ    CHR9    =2\r
337 .equ    RXB8    =1\r
338 .equ    TXB8    =0\r
339 \r
340 ;ACSR\r
341 .equ    ACD             =7\r
342 .equ    ACO             =5\r
343 .equ    ACI             =4\r
344 .equ    ACIE    =3\r
345 .equ    ACIC    =2\r
346 .equ    ACIS1   =1\r
347 .equ    ACIS0   =0\r
348 \r
349 ;ADMUX\r
350 .equ    MUX2    =2\r
351 .equ    MUX1    =1\r
352 .equ    MUX0    =0\r
353 \r
354 ;ADCSR\r
355 .equ    ADEN    =7\r
356 .equ    ADSC    =6\r
357 .equ    ADFR    =5\r
358 .equ    ADIF    =4\r
359 .equ    ADIE    =3\r
360 .equ    ADPS2   =2\r
361 .equ    ADPS1   =1\r
362 .equ    ADPS0   =0\r
363 \r
364 .def    XL              =r26\r
365 .def    XH              =r27\r
366 .def    YL              =r28\r
367 .def    YH              =r29\r
368 .def    ZL              =r30\r
369 .def    ZH              =r31\r
370 \r
371 .equ    RAMEND  =$15F   ;Last On-Chip SRAM location\r
372 .equ    XRAMEND =$15F\r
373 .equ    E2END   =$FF\r
374 .equ    FLASHEND=$7FF\r
375 \r
376 .equ    INT0addr=$001   ;External Interrupt0 Vector Address\r
377 .equ    INT1addr=$002   ;External Interrupt1 Vector Address\r
378 .equ    OC2addr =$003   ;Timer2 compare match Vector Address\r
379 .equ    OVF2addr=$004   ;Timer2 overflow Vector Address\r
380 .equ    ICP1addr=$005   ;Timer1 Input Capture Vector Address\r
381 .equ    OC1Aaddr=$006   ;Timer1 Output Compare A Interrupt Vector Address\r
382 .equ    OC1Baddr=$007   ;Timer1 Output Compare B Interrupt Vector Address\r
383 .equ    OVF1addr=$008   ;Overflow1 Interrupt Vector Address\r
384 .equ    OVF0addr=$009   ;Overflow0 Interrupt Vector Address\r
385 .equ    SPIaddr =$00A   ;SPI Interrupt Vector Address\r
386 .equ    URXCaddr=$00B   ;UART Receive Complete Interrupt Vector Address\r
387 .equ    UDREaddr=$00C   ;UART Data Register Empty Interrupt Vector Address\r
388 .equ    UTXCaddr=$00D   ;UART Transmit Complete Interrupt Vector Address\r
389 .equ    ADCCaddr=$00E   ;ADC Conversion Complete Interrupt Vector Address\r
390 .equ    ERDYaddr=$00F   ;EEPROM Write Complete Interrupt Vector Address\r
391 .equ    ACIaddr =$010   ;Analog Comparator Interrupt Vector Address