-> mapping to an 1/x like behaviour
[my-code/atmel.git] / include / tn26def.inc
1 ;***************************************************************************\r
2 ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y\r
3 ;* \r
4 ;* Number                               :AVR000\r
5 ;* File Name                    :"tiny26def.inc"\r
6 ;* Title                                :Register/Bit Definitions for the ATtiny26\r
7 ;* Date                 :April 16th, 2002\r
8 ;* Version              :1.00\r
9 ;* Support telephone    :+47 72 88 87 20 (ATMEL Norway)\r
10 ;* Support fax                  :+47 72 88 87 18 (ATMEL Norway)\r
11 ;* Support E-mail               :support@atmel.no\r
12 ;* Target MCU                   :ATtiny26\r
13 ;*\r
14 ;* DESCRIPTION\r
15 ;* When including this file in the assembly program file, all I/O register      \r
16 ;* names and I/O register bit names appearing in the data book can be used.\r
17 ;* In addition, the six registers forming the three data pointers X, Y and\r
18 ;* Z have been assigned names XL - ZH. Highest RAM address for Internal \r
19 ;* SRAM is also defined \r
20 ;*\r
21 ;* The Register names are represented by their hexadecimal address.\r
22 ;* \r
23 ;* The Register Bit names are represented by their bit number (0-7).\r
24 ;* \r
25 ;* Please observe the difference in using the bit names with instructions\r
26 ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc" \r
27 ;* (skip if bit in register set/cleared). The following example illustrates\r
28 ;* this:\r
29 ;* \r
30 ;* in   r16,PORTB                               ;read PORTB latch\r
31 ;* sbr  r16,(1<<PB6)+(1<<PB5)   ;set PB6 and PB5 (use masks, not bit#)\r
32 ;* out  PORTB,r16                               ;output to PORTB\r
33 ;*\r
34 ;* in   r16,TIFR                                ;read the Timer Interrupt Flag Register\r
35 ;* sbrc r16,TOV0                                ;test the overflow flag (use bit#)\r
36 ;* rjmp TOV0_is_set                             ;jump if set\r
37 ;* ...                                                  ;otherwise do something else\r
38 ;***************************************************************************\r
39 \r
40 ;***** Specify Device\r
41 .device ATtiny26\r
42 \r
43 ;***** I/O Register Definitions\r
44 .equ    SREG    =$3F\r
45 .equ    SP              =$3D\r
46 .equ    GIMSK   =$3B\r
47 .equ    GIFR    =$3A\r
48 .equ    TIMSK   =$39\r
49 .equ    TIFR    =$38\r
50 .equ    MCUCR   =$35\r
51 .equ    MCUSR   =$34\r
52 .equ    TCCR0   =$33\r
53 .equ    TCNT0   =$32\r
54 .equ    OSCCAL  =$31\r
55 .equ    TCCR1A  =$30\r
56 .equ    TCCR1B  =$2F\r
57 .equ    TCNT1   =$2E\r
58 .equ    OCR1A   =$2D\r
59 .equ    OCR1B   =$2C\r
60 .equ    OCR1C   =$2B\r
61 .equ    PLLCSR  =$29\r
62 .equ    WDTCR   =$21\r
63 .equ    EEAR    =$1E\r
64 .equ    EEDR    =$1D\r
65 .equ    EECR    =$1C\r
66 .equ    PORTA   =$1B\r
67 .equ    DDRA    =$1A\r
68 .equ    PINA    =$19\r
69 .equ    PORTB   =$18\r
70 .equ    DDRB    =$17\r
71 .equ    PINB    =$16\r
72 .equ    USIDR   =$0F\r
73 .equ    USISR   =$0E\r
74 .equ    USICR   =$0D\r
75 .equ    ACSR    =$08\r
76 .equ    ADMUX   =$07\r
77 .equ    ADCSR   =$06\r
78 .equ    ADCH    =$05\r
79 .equ    ADCL    =$04\r
80 \r
81 ;***** Bit Definitions\r
82 ;***** GIMSK *****\r
83 .equ    INT0    =6\r
84 .equ    PCIE1   =5\r
85 .equ    PCIE0   =4\r
86 \r
87 ;***** GIFR ******\r
88 .equ    INTF0   =6\r
89 .equ    PCIF    =5\r
90 \r
91 ;***** TIMSK *****\r
92 .equ    OCIE1A  =6\r
93 .equ    OCIE1B  =5\r
94 .equ    TOIE1   =2\r
95 .equ    TOIE0   =1\r
96 \r
97 ;***** TIFR ******\r
98 .equ    OCF1A   =6\r
99 .equ    OCF1B   =5\r
100 .equ    TOV1    =2\r
101 .equ    TOV0    =1\r
102 \r
103 ;***** MCUCR ***** \r
104 .equ    PUD     =6\r
105 .equ    SE      =5\r
106 .equ    SM1     =4\r
107 .equ    SM0     =3\r
108 .equ    ISC01   =1\r
109 .equ    ISC00   =0\r
110 \r
111 ;***** MCUSR ***** \r
112 .equ    WDRF    =3\r
113 .equ    BORF    =2\r
114 .equ    EXTRF   =1\r
115 .equ    PORF    =0\r
116 \r
117 ;***** TCCR0 *****\r
118 .equ    PSR0    =3\r
119 .equ    CS02    =2\r
120 .equ    CS01    =1\r
121 .equ    CS00    =0\r
122 \r
123 ;***** OSCCAL ****\r
124 .equ    OSCCAL4 =4\r
125 .equ    OSCCAL3 =3\r
126 .equ    OSCCAL2 =2\r
127 .equ    OSCCAL1 =1\r
128 .equ    OSCCAL0 =0\r
129 \r
130 ;***** TCCR1A ****\r
131 .equ    COM1A1  =7\r
132 .equ    COM1A0  =6\r
133 .equ    COM1B1  =5\r
134 .equ    COM1B0  =4\r
135 .equ    FOC1A   =3\r
136 .equ    FOC1B   =2\r
137 .equ    PWM1A   =1\r
138 .equ    PWM1B   =0\r
139 \r
140 ;***** TCCR1B **** \r
141 .equ    CTC1    =7\r
142 .equ    PSR1    =6\r
143 .equ    CS13    =3\r
144 .equ    CS12    =2\r
145 .equ    CS11    =1\r
146 .equ    CS10    =0\r
147 \r
148 ;***** PLLCSR ****\r
149 .equ    PCKE    =2\r
150 .equ    PLLE    =1\r
151 .equ    PLOCK   =0\r
152 \r
153 ;***** WDTCR *****\r
154 .equ    WDCE    =4\r
155 .equ    WDE             =3\r
156 .equ    WDP2    =2\r
157 .equ    WDP1    =1\r
158 .equ    WDP0    =0\r
159 \r
160 ;***** EEAR ******\r
161 .equ    EEAR6   =6\r
162 .equ    EEAR5   =5\r
163 .equ    EEAR4   =4\r
164 .equ    EEAR3   =3\r
165 .equ    EEAR2   =2\r
166 .equ    EEAR1   =1\r
167 .equ    EEAR0   =0\r
168 \r
169 ;***** EECR ******\r
170 .equ    EERIE   =3\r
171 .equ    EEMWE   =2\r
172 .equ    EEWE    =1\r
173 .equ    EERE    =0\r
174 \r
175 ;***** PORTA ***** \r
176 .equ    PA7             =7\r
177 .equ    PA6             =6\r
178 .equ    PA5             =5\r
179 .equ    PA4             =4\r
180 .equ    PA3             =3\r
181 .equ    PA2             =2\r
182 .equ    PA1             =1\r
183 .equ    PA0             =0\r
184 \r
185 .equ    PORTA7  =7\r
186 .equ    PORTA6  =6\r
187 .equ    PORTA5  =5\r
188 .equ    PORTA4  =4\r
189 .equ    PORTA3  =3\r
190 .equ    PORTA2  =2\r
191 .equ    PORTA1  =1\r
192 .equ    PORTA0  =0\r
193 \r
194 ;***** DDRA ******\r
195 .equ    DDA7    =7\r
196 .equ    DDA6    =6\r
197 .equ    DDA5    =5\r
198 .equ    DDA4    =4\r
199 .equ    DDA3    =3\r
200 .equ    DDA2    =2\r
201 .equ    DDA1    =1\r
202 .equ    DDA0    =0\r
203 \r
204 ;***** PINA ******\r
205 .equ    PINA7   =7\r
206 .equ    PINA6   =6\r
207 .equ    PINA5   =5\r
208 .equ    PINA4   =4\r
209 .equ    PINA3   =3\r
210 .equ    PINA2   =2\r
211 .equ    PINA1   =1\r
212 .equ    PINA0   =0\r
213 \r
214 ;***** PORTB ***** \r
215 .equ    PB7             =7\r
216 .equ    PB6             =6\r
217 .equ    PB5             =5\r
218 .equ    PB4             =4\r
219 .equ    PB3             =3\r
220 .equ    PB2             =2\r
221 .equ    PB1             =1\r
222 .equ    PB0             =0\r
223 \r
224 .equ    PORTB7  =7\r
225 .equ    PORTB6  =6\r
226 .equ    PORTB5  =5\r
227 .equ    PORTB4  =4\r
228 .equ    PORTB3  =3\r
229 .equ    PORTB2  =2\r
230 .equ    PORTB1  =1\r
231 .equ    PORTB0  =0\r
232 \r
233 ;***** DDRB ******\r
234 .equ    DDB7    =7\r
235 .equ    DDB6    =6\r
236 .equ    DDB5    =5\r
237 .equ    DDB4    =4\r
238 .equ    DDB3    =3\r
239 .equ    DDB2    =2\r
240 .equ    DDB1    =1\r
241 .equ    DDB0    =0\r
242 \r
243 ;***** PINB ******\r
244 .equ    PINB7   =7\r
245 .equ    PINB6   =6\r
246 .equ    PINB5   =5\r
247 .equ    PINB4   =4\r
248 .equ    PINB3   =3\r
249 .equ    PINB2   =2\r
250 .equ    PINB1   =1\r
251 .equ    PINB0   =0\r
252 \r
253 ;***** USISR *****\r
254 .equ    USISIF  =7\r
255 .equ    USIOIF  =6\r
256 .equ    USIPF   =5\r
257 .equ    USIDC   =4\r
258 .equ    USICNT3 =3\r
259 .equ    USICNT2 =2\r
260 .equ    USICNT1 =1\r
261 .equ    USICNT0 =0\r
262 \r
263 ;***** USICR *****\r
264 .equ    USISIE   =7\r
265 .equ    USIOIE  =6\r
266 .equ    USIWM1  =5\r
267 .equ    USIWM0  =4\r
268 .equ    USICS1  =3\r
269 .equ    USICS0  =2\r
270 .equ    USICLK  =1\r
271 .equ    USITC   =0\r
272 \r
273 ;***** ACSR ******\r
274 .equ    ACD             =7\r
275 .equ    ACBG    =6\r
276 .equ    ACO             =5\r
277 .equ    ACI             =4\r
278 .equ    ACIE    =3\r
279 .equ    ACME    =2\r
280 .equ    ACIS1   =1\r
281 .equ    ACIS0   =0\r
282 \r
283 ;***** ADMUX *****\r
284 .equ    REFS1   =7\r
285 .equ    REFS0   =6\r
286 .equ    ADLAR   =5\r
287 .equ    MUX4    =4\r
288 .equ    MUX3    =3\r
289 .equ    MUX2    =2\r
290 .equ    MUX1    =1\r
291 .equ    MUX0    =0\r
292 \r
293 ;***** ADCSR *****\r
294 .equ    ADEN    =7\r
295 .equ    ADSC    =6\r
296 .equ    ADFR    =5\r
297 .equ    ADIF    =4\r
298 .equ    ADIE    =3\r
299 .equ    ADPS2   =2\r
300 .equ    ADPS1   =1\r
301 .equ    ADPS0   =0\r
302 \r
303 .def    XL              =r26\r
304 .def    XH              =r27\r
305 .def    YL              =r28\r
306 .def    YH              =r29\r
307 .def    ZL              =r30\r
308 .def    ZH              =r31\r
309 \r
310 .equ    RAMEND =$DF\r
311 \r
312 .equ    INT0addr        =$001   ;External Interrupt0 Vector Address\r
313 .equ    IOPINSaddr      =$002   ;Pin change interrupt\r
314 .equ    OC1Aaddr        =$003   ;Output Compare1A Interrupt Vector Address\r
315 .equ    OC1Baddr        =$004   ;Output Compare1B Interrupt Vector Address\r
316 .equ    OVF1addr        =$005   ;Overflow1 Interrupt Vector Address\r
317 .equ    OVF0addr        =$006   ;Overflow0 Interrupt Vector Address\r
318 .equ    USI_STARTaddr   =$007   ;Universal Seria Bus Start Interrupt Address\r
319 .equ    USI_OVFaddr     =$008   ;Universal Seria Bus Overflow Interrupt Address\r
320 .equ    ERDYaddr        =$009   ;EEPROM Ready Interrupt Vector Address\r
321 .equ    ACIaddr         =$00A   ;Analog Comparator Interrupt Vector Address\r
322 .equ    ADCCaddr        =$00B   ;ADC conversion complete Interrupt Vector Address\r