]> www.hackdaworld.org Git - my-code/atmel.git/blob - include/tn28def.inc
...
[my-code/atmel.git] / include / tn28def.inc
1 ;***************************************************************************\r
2 ;* A P P L I C A T I O N   N O T E   F O R   T H E   A V R   F A M I L Y\r
3 ;* \r
4 ;* Number               :AVR000\r
5 ;* File Name            :"tn28def.inc"\r
6 ;* Title                :Register/Bit Definitions for the ATtiny28\r
7 ;* Date                 :99.01.28\r
8 ;* Version              :1.30\r
9 ;* Support telephone    :+47 72 88 43 88 (ATMEL Norway)\r
10 ;* Support fax          :+47 72 88 43 99 (ATMEL Norway)\r
11 ;* Support E-mail       :avr@atmel.com\r
12 ;* Target MCU           :ATtiny28\r
13 ;*\r
14 ;* DESCRIPTION\r
15 ;* When including this file in the assembly program file, all I/O register\r
16 ;* names and I/O register bit names appearing in the data book can be used.\r
17 ;* In addition, the two registers forming the data pointers Z have been \r
18 ;* assigned names ZL - ZH. \r
19 ;*\r
20 ;*\r
21 ;* The Register names are represented by their hexadecimal address.\r
22 ;* \r
23 ;* The Register Bit names are represented by their bit number (0-7).\r
24 ;* \r
25 ;* Please observe the difference in using the bit names with instructions\r
26 ;* such as "sbr"/"cbr" (set/clear bit in register) and "sbrs"/"sbrc" \r
27 ;* (skip if bit in register set/cleared). The following example illustrates\r
28 ;* this:\r
29 ;* \r
30 ;* in   r16,PORTB               ;read PORTB latch\r
31 ;* sbr  r16,(1<<PB6)+(1<<PB5)   ;set PB6 and PB5 (use masks, not bit#)\r
32 ;* out  PORTB,r16               ;output to PORTB\r
33 ;*\r
34 ;* in   r16,TIFR                ;read the Timer Interrupt Flag Register\r
35 ;* sbrc r16,TOV0                ;test the overflow flag (use bit#)\r
36 ;* rjmp TOV0_is_set             ;jump if set\r
37 ;* ...                          ;otherwise do something else\r
38 ;***************************************************************************\r
39 \r
40 ;***** Specify Device\r
41 .device ATtiny28\r
42 \r
43 ;***** I/O Register Definitions\r
44 .equ    SREG    =$3f\r
45 .equ    PORTA   =$1b\r
46 .equ    PACR    =$1a\r
47 .equ    PINA    =$19\r
48 .equ    PINB    =$16\r
49 .equ    PORTD   =$12\r
50 .equ    DDRD    =$11\r
51 .equ    PIND    =$10\r
52 .equ    ACSR    =$08\r
53 .equ    MCUCS   =$07\r
54 .equ    ICR     =$06\r
55 .equ    IFR     =$05\r
56 .equ    TCCR0   =$04\r
57 .equ    TCNT0   =$03\r
58 .equ    MODCR   =$02\r
59 .equ    WDTCR   =$01\r
60 .equ    OSCCAL  =$00\r
61 \r
62 \r
63 ;***** Bit Definitions\r
64 .equ    PA3             =3\r
65 .equ    PA2             =2\r
66 .equ    PA1             =1\r
67 .equ    PA0             =0\r
68 \r
69 .equ    DDA3    =3\r
70 .equ    PA2HC   =2\r
71 .equ    DDA1    =1\r
72 .equ    DDA0    =0\r
73 \r
74 .equ    PINA3   =3\r
75 .equ    PINA1   =1\r
76 .equ    PINA0   =0\r
77 \r
78 .equ    PINB7   =7\r
79 .equ    PINB6   =6\r
80 .equ    PINB5   =5\r
81 .equ    PINB4   =4\r
82 .equ    PINB3   =3\r
83 .equ    PINB2   =2\r
84 .equ    PINB1   =1\r
85 .equ    PINB0   =0\r
86 \r
87 .equ    PD7     =7\r
88 .equ    PD6     =6\r
89 .equ    PD5     =5\r
90 .equ    PD4     =4\r
91 .equ    PD3     =3\r
92 .equ    PD2     =2\r
93 .equ    PD1     =1\r
94 .equ    PD0     =0\r
95 \r
96 .equ    DDD7    =7\r
97 .equ    DDD6    =6\r
98 .equ    DDD5    =5\r
99 .equ    DDD4    =4\r
100 .equ    DDD3    =3\r
101 .equ    DDD2    =2\r
102 .equ    DDD1    =1\r
103 .equ    DDD0    =0\r
104 \r
105 .equ    PIND7   =7\r
106 .equ    PIND6   =6\r
107 .equ    PIND5   =5\r
108 .equ    PIND4   =4\r
109 .equ    PIND3   =3\r
110 .equ    PIND2   =2\r
111 .equ    PIND1   =1\r
112 .equ    PIND0   =0\r
113 \r
114 .equ    ACD     =7\r
115 .equ    ACO     =5\r
116 .equ    ACI     =4\r
117 .equ    ACIE    =3\r
118 .equ    ACIS1   =1\r
119 .equ    ACIS0   =0\r
120 \r
121 .equ    PLUPB   =7\r
122 .equ    SE      =5\r
123 .equ    SM      =4\r
124 .equ    WDRF    =3\r
125 .equ    EXTRF   =1\r
126 .equ    PORF    =0\r
127 \r
128 .equ    INT1    =7\r
129 .equ    INT0    =6\r
130 .equ    LLIE    =5\r
131 .equ    TOIE0   =4\r
132 .equ    ISC11   =3\r
133 .equ    ISC10   =2\r
134 .equ    ISC01   =1\r
135 .equ    ISC00   =0\r
136 \r
137 .equ    INTF1   =7\r
138 .equ    INTF0   =6\r
139 .equ    TOV0    =4\r
140 \r
141 .equ    FOV0    =7\r
142 .equ    OOM01   =4\r
143 .equ    OOM00   =3\r
144 .equ    CS02    =2\r
145 .equ    CS01    =1\r
146 .equ    CS00    =0\r
147 \r
148 .equ    WDTOE   =4\r
149 .equ    WDE     =3\r
150 .equ    WDP2    =2\r
151 .equ    WDP1    =1\r
152 .equ    WDP0    =0\r
153 \r
154 .equ    ONTIM4  =7\r
155 .equ    ONTIM3  =6\r
156 .equ    ONTIM2  =5\r
157 .equ    ONTIM1  =4\r
158 .equ    ONTIM0  =3\r
159 .equ    MCONF2  =2\r
160 .equ    MCONF1  =1\r
161 .equ    MCONF0  =0\r
162 \r
163 .equ    CAL7    =7\r
164 .equ    CAL6    =6\r
165 .equ    CAL5    =5\r
166 .equ    CAL4    =4\r
167 .equ    CAL3    =3\r
168 .equ    CAL2    =2\r
169 .equ    CAL1    =1\r
170 .equ    CAL0    =0\r
171 \r
172 .def    ZL      =r30\r
173 .def    ZH      =r31\r
174 \r
175 \r
176 .equ    FLASHEND = 0x07FF\r
177 .equ    RAMEND   = 0x03FF\r
178 \r
179 .equ    INT0addr =$001  ;External Interrupt0 Vector Address\r
180 .equ    INT1addr =$002  ;External Interrupt1 Vector Address\r
181 .equ    LLINTaddr=$003  ;Low level Interrupt Vector Address\r
182 .equ    OVF0addr =$004  ;Overflow0 Interrupt Vector Address\r
183 .equ    ACIaddr  =$005  ;Analog Comparator Interrupt Vector Address\r
184 \r